一种碳化硅器件及其制备方法技术

技术编号:37124380 阅读:14 留言:0更新日期:2023-04-01 05:20
本发明专利技术公开了一种碳化硅器件及其制备方法,包括有自下而上的金属漏极,N+衬底,N

【技术实现步骤摘要】
一种碳化硅器件及其制备方法


[0001]本专利技术属于半导体
,特别是涉及一种碳化硅器件及其制备方法。

技术介绍

[0002]功率半导体器件具有驱动电流大、击穿电压高、速度快、功耗低、输出功率大等优点,可实现不同范围内的功率控制和转换。近年来,随着电力电子系统的不断发展,对系统中的功率器件提出了更高的要求,而硅(Si)基电力电子器件由于材料本身限制已无法满足系统应用的要求。第三代半导体SiC具有宽禁带宽度(约为Si的3倍)、高临界击穿电场(约为Si的10倍)、高饱和漂移速率等特点,适合于高温、高压和高频工作,明显提升系统能源转换效率和提升系统可靠性,但由于其宽禁带宽度,SiC MOSFET在使用过程中存在双极性退化的问题,由其在采用体二极管作为续流二极管使用时,双极性退化问题将会更加严重,降低了器件可靠性。因此在大部分都电力电子系统中,通常需要反并联肖特基二极管作为续流二极管,但该方法仍然会增加系统成本,且由于元件互连,会在电路中引入额外的杂散电感,降低系统的动态性能。
[0003]平面MOSFET器件相对于沟槽MOSFET器件更为广泛运用于电子电力系统,且通常具有更低的反向传输电容,栅漏电荷和开关损耗,通过分离栅极可以进一步减少栅极和漏极的耦合面积来减少反向传输电容和栅漏电荷,但通常会由于电流沟道长度的减少而使得器件的导通电阻增大,降低器件的静态品质因素。通常的解决方案为采用较高浓度的N型电流扩展层来降低导通电阻,但采用高浓度的电流扩展层又通常会使得栅氧化层受到高电场的影响,使得栅氧化层可能在体区发生击穿之前就被击穿,这极大的影响力器件的可靠性。因此,研究人员会使用各种栅氧化层加固结构,来缓解栅氧化层的电场集中现象,从而提升器件性能。

技术实现思路

[0004]本专利技术的目的是提供一种碳化硅器件及其制备方法,以解决上述现有技术存在的问题。相较于传统的MOSFET结构具有更优秀的静态品质因子和动态品质因子,且器件第三象限工作性能得到了改善,栅氧化物电场也得到了有效的降低。
[0005]为实现上述目的,本专利技术提供一种低功耗高可靠性的SiC MOSFET器件,包括:
[0006]金属漏极、N+衬底,N

外延层;
[0007]所述N+衬底形成于所述金属漏极之上,所述金属漏极为自下而上结构;
[0008]所述N

外延层形成于所述N+衬底之上;
[0009]所述N

外延层包括N

漂移区、P

型体区、N型电流扩展层、P型掺杂区;所述P

型体区形成于所述N

外延层上端两侧,所述N型电流扩展层形成于所述P

型体区之间,所述P型掺杂区形成于元胞源极表面;
[0010]所述N

漂移区形成于所述P

型体区、所述N型电流扩展层与所述P型掺杂区下方。
[0011]可选的,所述P

型体区设置有N+源区,金属源极、栅极,所述栅极与所述P型掺杂区
之间设置P+多晶硅,所述栅极表面设置栅极氧化膜。
[0012]可选的,所述P型掺杂区的厚度为1.2μm,宽度可为0.8μm~1μm,掺杂浓度为1
×
10
18
cm
‑3。
[0013]可选的,所述P型掺杂区的底部高度介于所述P+多晶硅的底部高度与P

型体区高度之间。
[0014]可选的,所述N型电流扩展层的浓度设有限定值,所述限定值高于N

漂移区浓度。
[0015]还提供一种碳化硅器件的制备方法,其特征在于,
[0016]步骤S1:制备半导体器件N+衬底,通过外延依次形成N

漂移区和N型电流扩展层;
[0017]步骤S2:通过离子注入技术,形成P型掺杂区;
[0018]步骤S3:采用刻蚀技术在元胞两侧形成沟槽,并在沟槽处通过离子注入技术分别形成P

体区和N+源区;
[0019]步骤S4:采用刻蚀技术刻蚀掉P型掺杂区左右两部分剩余的N型掺杂区;
[0020]步骤S5:在所述P型掺杂区两侧沉积P+多晶硅;
[0021]步骤S6:回刻蚀P+多晶硅,形成多晶硅侧墙;
[0022]步骤S7:使用热氧化工艺在栅极下方形成栅极氧化膜,在栅极氧化膜上沉积多晶硅形成栅极,在栅极外部进行厚氧化物沉积;
[0023]步骤S8:在所述N+源区,所述P

体区,所述P型掺杂区和所述P+多晶硅的表面制作源极区域,在N+衬底下制作漏极区域。
[0024]本专利技术的技术效果为:
[0025]本专利技术提出了一种低功耗高可靠性的SiC MOSFET器件,其主要特点为将传统栅极改变为分离栅极,在元胞内部表面通过离子注入形成P型掺杂区,且在P型掺杂区与栅极之间沉积P+多晶硅与N型SiC形成异质结二极管,改善第三象限导通特性和反向恢复特性,P+多晶硅底部与栅氧化物底部处于同等高度,以避免在关断状态下由于曲率所引起的栅氧化物电场过高。通过高浓度的电流扩展层以提升器件静态品质因子,具体表现为较低的导通电阻,有效改善了器件的正向导通特性。而当器件处于关断状态时,在P型掺杂区底部引入峰值电场,可以降低由于高浓度的电流扩展层所引起的栅氧化物和P+多晶硅处的高电场,避免动态退化。由于漏级耦合面积得到了减少,使得器件的动态品质因子得到了提高,具体表现为更低的反向传输电容和栅漏电荷。器件各方面性能得到了有效改善,双极退化效应和栅氧化物的高电场问题得到了有效解决,有效提高了器件的可靠性。
附图说明
[0026]构成本申请的一部分的附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
[0027]图1为本专利技术实施例中的传统平面MOSFET器件结构示意图;
[0028]图2为本专利技术实施例中的低功耗高可靠性的SiC MOSFET器件元胞结构示意图;
[0029]图3为本专利技术实施例中的低功耗高可靠性的SiC MOSFET器件制作流程示意图,其中,(a)为N+衬底、N

漂移区和N型电流扩展层形成图,(b)为P型掺杂区形成图,(c)为P

体区和N+源区的形成图,(d)为P型掺杂区左右两部分剩余的N型掺杂区刻蚀图,(e)为P型掺杂区两侧沉积P+多晶硅示意图,(f)为刻蚀多余P+多晶硅效果图,(g)为栅极处理效果图,(h)为
制作漏极区域效果图;
[0030]图4为本专利技术实施例中的低功耗高可靠性的SiC MOSFET器件与传统平面MOSFET结构的正向导通特性曲线和击穿电压曲线对比图;
[0031]图5为本专利技术实施例中的低功耗高可靠性的SiC MOSFET器件与传统平面MOSFET结构的反向传输电容本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种碳化硅器件,其特征在于,包括:金属漏极、N+衬底,N

外延层;所述N+衬底形成于所述金属漏极之上,所述金属漏极为自下而上结构;所述N

外延层形成于所述N+衬底之上;所述N

外延层包括N

漂移区、P

型体区、N型电流扩展层、P型掺杂区;所述P

型体区形成于所述N

外延层上端两侧,所述N型电流扩展层形成于所述P

型体区之间,所述P型掺杂区形成于元胞源极表面;所述N

漂移区形成于所述P

型体区、所述N型电流扩展层与所述P型掺杂区下方。2.根据权利要求1所述的碳化硅器件,其特征在于,所述P

型体区设置有N+源区,金属源极、栅极,所述栅极与所述P型掺杂区之间设置P+多晶硅,所述栅极表面设置栅极氧化膜。3.根据权利要求1所述的碳化硅器件,其特征在于,所述P型掺杂区的厚度为1.2μm,宽度可为0.8μm~1μm,掺杂浓度为1
×
10
...

【专利技术属性】
技术研发人员:曹菲刘云涛费新星包梦恬
申请(专利权)人:大连海事大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1