自动增益控制装置和增益更新的定时输出方法制造方法及图纸

技术编号:37104107 阅读:19 留言:0更新日期:2023-04-01 05:03
本发明专利技术实施例提供了自动增益控制装置和增益更新的定时输出方法。该装置包括:定时器,用于按时间间隔为不同通道的增益器件的增益更新输出进行定时;定时增益输出模块,用于根据所述定时选择对应通道的增益器件进行增益更新输出。在本发明专利技术中,采用定时器为不同增益器件的增益更新输出进行定时,解决了相关技术中因来自不同厂商的各增益器件的增益更新时间和控制时序不同,而导致的各增益器件的增益更新时间不能对齐输出的问题,达到可以实现多通道和多增益器件的定时增益更新的效果。通道和多增益器件的定时增益更新的效果。通道和多增益器件的定时增益更新的效果。

【技术实现步骤摘要】
自动增益控制装置和增益更新的定时输出方法


[0001]本专利技术实施例涉及通信领域,具体而言,涉及一种自动增益控制装置和增益更新的定时输出方法。

技术介绍

[0002]在相关技术中,自动增益控制的常规做法是通过控制器来控制多级衰减,以保证模拟数字转换器(Analog

to

digital converter,ADC)的前级信号不饱和,使得通道链路处于线性工作区,每次在增益更新时去调节增益器件控制字,根据不同厂家增益器件的控制方式输出。图1是相关技术中实现自动增益控制的示意图,如图1所示,模块103为选频滤波器用于选出合适的频段,模块104为低噪声放大器,模块105为射频衰减器(Analog Attenuator,ATT)模块属于射频增益器件,模块106为MIX为混频器,模块107为可变增益放大器(Variable Gain Amplifier,VGA)为中频增益器件,模块110为AGC为自动增益控制模块,模块108为ADC为模数转换器件,模块109为数字下变频链路。在上述相关技术中,增益的更新时序如图2所示,其中,gain_vary_flag表示增益变化标志,VGA_Device表示VGA增益器件,gain0

7_update表示更新通道0

7的增益,idle表示控制总线空闲,ch0_update表示通道0的增益更新,ATT_Device表示ATT增益器件,当增益变化时,VGA器件能够使用同一套控制方法更新所有通道,ATT器件只能更新一个通道的增益,会导致增益更新的通道不对齐输出。
[0003]上述方法的增益更新只有在增益发生变化,并且VGA和ATT器件控制时序相同时,才能保证通道外的增益更新时间相同,但受限于同一通道中的VGA、ATT来自不同厂商,从而导致各增益器件的增益更新时间和控制时序不同的问题,使得通道的增益更新时间不能对齐输出,降低了该控制方法的通用性。

技术实现思路

[0004]本专利技术实施例提供了一种自动增益控制装置和增益更新的定时输出方法,以至少解决相关技术中因各增益器件来自不同厂商的各增益器件的增益更新时间和控制时序不同,而导致的各增益器件的增益更新时间不能对齐输出的问题。
[0005]根据本专利技术的一个实施例,提供了一种自动增益控制装置,包括:定时器,用于按时间间隔为不同通道的增益器件的增益更新输出进行定时;定时增益输出模块,用于根据所述定时选择对应通道的增益器件进行增益更新输出。
[0006]在一个示例性实施例中,所述自动增益控制装置还包括,增益计算模块,用于分别计算所述不同通道的增益器件的增益更新。
[0007]在一个示例性实施例中,所述定时增益输出模块包括控制单元、选择单元和输出单元,其中,所述控制单元,与所述增益计算模块、所述定时器和所述选择单元相连,用于对自动增益控制装置的配置信息进行解析,并控制所述增益计算模块进行增益计算,以及控制所述定时器的时间间隔;选择单元,与所述控制单元、所述定时器和所述输出单元连接,
用于在所述控制单元的控制下,按照所述定时器的时间间隔,选择将对应通道的增益器件的增益更新通过所述输出单元输出;输出单元,与选择单元相连,用于将所选择的对应通道的增益器件的增益更新输出。
[0008]在一个示例性实施例中,所述定时器通过按时间间隔产生对应通道的增益器件的增益更新信号以对增益更新输出进行定时。
[0009]在一个示例性实施例中,所述控制单元,还用于根据通道的数量,以及不同增益器件的控制时序配置所述定时器的时间间隔。
[0010]根据本专利技术的另一个实施例,提供了一种增益更新的定时输出方法,应用于上述任一示例性实施例中的自动增益控制装置,包括:按时间间隔为不同通道的增益器件的增益更新输出进行定时;根据所述定时选择对应通道的增益器件进行增益更新输出。
[0011]在一个示例性实施例中,按时间间隔为不同通道的增益器件的增益更新输出进行定时之前,还包括:根据通道的数量,以及不同增益器件的控制时序配置所述时间间隔。
[0012]在一个示例性实施例中,根据所述定时选择对应通道的增益器件进行增益更新输出之前,还包括:分别计算所述不同通道的增益器件的增益更新输出值。
[0013]根据本专利技术的又一个实施例,还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
[0014]根据本专利技术的又一个实施例,还提供了一种电子装置,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。
[0015]通过本专利技术,为了兼容不同的控制时序的增益器件,采用定时器为不同增益器件的增益更新输出进行定时,从而解决了相关技术中因来自不同厂商的各增益器件的增益更新时间和控制时序不同,而导致的各增益器件的增益更新时间不能对齐输出的问题,达到可以实现多通道和多增益器件的定时增益更新的效果。
附图说明
[0016]图1是相关技术中实现自动增益控制的示意图;
[0017]图2是相关技术中增益更新时序的示意图;
[0018]图3是根据本专利技术实施例的自动增益控制装置的结构框图;
[0019]图4是根据本专利技术另一实施例的自动增益控制装置的结构框图;
[0020]图5是根据本专利技术再一实施例的自动增益控制装置的结构框图;
[0021]图6是根据本专利技术实施例的增益更新的定时输出方法的流程图;
[0022]图7是根据本专利技术实施例的实现自动增益控制的模块结构示意图;
[0023]图8是根据本专利技术实施例的通用定时同步模块201的内部结构框图;
[0024]图9是根据本专利技术实施例的模块301的工作示意图;
[0025]图10是根据本专利技术另一实施例的增益更新的定时输出方法;
[0026]图11是根据本专利技术实施例的增益器件更新时序图。
具体实施方式
[0027]下文中将参考附图并结合实施例来详细说明本专利技术的实施例。
[0028]图3是根据本专利技术实施例的一种自动增益控制装置的结构框图,如图3所示,该装置包括定时器10和定时增益输出模块20。
[0029]定时器10,用于按时间间隔为不同通道的增益器件的增益更新输出进行定时;
[0030]定时增益输出模块20,用于根据所述定时选择对应通道的增益器件进行增益更新输出。
[0031]通过本实施例提供的自动增益控制装置,定时器为不同增益器件的增益更新输出进行定时,在发生增益更新时,可保证同一通道的不同增益器件能够同时更新,从而解决了相关技术中因来自不同厂商的各增益器件的增益更新时间和控制时序不同,而导致的各增益器件的增益更新时间不能对齐输出的问题,达到可以实现多通道和多增益器件的定时增益更新的效果。
[0032]图4是根据本专利技术另一实施例的自动增益控本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种自动增益控制装置,其特征在于,包括:定时器,用于按时间间隔为不同通道的增益器件的增益更新输出进行定时;定时增益输出模块,用于根据所述定时选择对应通道的增益器件进行增益更新输出。2.根据权利要求1所述的装置,其特征在于,包括:增益计算模块,用于分别计算所述不同通道的增益器件的增益更新。3.根据权利要求2所述的装置,其特征在于,所述定时增益输出模块包括控制单元、选择单元和输出单元,其中,所述控制单元,与所述增益计算模块、所述定时器和所述选择单元相连,用于对自动增益控制装置的配置信息进行解析,并控制所述增益计算模块进行增益更新计算,以及控制所述定时器的时间间隔;选择单元,与所述控制单元、所述定时器和所述输出单元连接,用于在所述控制单元的控制下,按照所述定时器的时间间隔,选择将对应通道的增益器件的增益更新通过所述输出单元输出;输出单元,与选择单元相连,用于将所选择的对应通道的增益器件的增益更新输出。4.根据权利要求1所述的装置,其特征在于,其中,所述定时器通过按时间间隔产生对应通道的增益器件的增益更新信号以对增益更新输出进行定时。5.根据权利要求3所述的装置,其特征在...

【专利技术属性】
技术研发人员:舒涵智王灿郭燕
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1