【技术实现步骤摘要】
一种信号传输电路、电路板及电子设备
[0001]本申请涉及电子
,尤其涉及一种信号传输电路、电路板及电子设备。
技术介绍
[0002]随着通信、计算机等技术的快速发展,高速串行计算机扩展总线(peripheral component interconnect express,PCIE)信号的速率已上升至PCIE5.0版本,日后会继续上升至6.0、7.0等更高版本,这对链路的传输损耗的要求会越来越高。
[0003]PCIE信号通常是从源头(如控制器)经电路板的印制电路板(printed circuit board,PCB)走线至目标连接器。以目标连接器是PCIE设备(如网卡)连接的4C+连接器为例,在目前的电路板设计中,4C+连接器通常与控制器所在的主板固定连接,并且控制器与PCIE设备之间的PCIE信号等高速信号主要依靠电路板上的PCB走线传输,导致该高速信号的传输损耗较大,并且PCIE设备、主板的布局设计限制较多,不够灵活。
[0004]可见,如何减小控制器与PCIE设备之间的高速信号在电路板中的传输 ...
【技术保护点】
【技术特征摘要】
1.一种信号传输电路,其特征在于,所述信号传输电路包括第一电路板、第二电路板、第一连接器、第二连接器以及第一线缆,其中:所述第一连接器设置于所述第一电路板上,所述第二连接器设置于所述第二电路板上,且与所述第二电路板上的PCIE设备连接;所述第一线缆的一端连接所述第一连接器,所述第一线缆的另一端连接所述第二连接器;所述第一线缆,用于传输所述第一电路板上的控制器与所述PCIE设备之间的高速串行计算机扩展总线PCIE信号。2.根据权利要求1所述的信号传输电路,其特征在于,所述第一线缆中包括高速信号线以及低速信号线,其中:所述第一线缆的高速信号线,用于通过所述第一连接器的高速信号管脚、所述第二连接器的高速信号管脚以及所述PCIE设备的高速信号管脚,传输所述控制器与所述PCIE设备之间的PCIE信号;所述第一线缆的低速信号线,用于通过所述第一连接器的低速信号管脚、所述第二连接器的低速信号管脚以及所述PCIE设备的低速信号管脚,传输低速信号。3.根据权利要求2所述的信号传输电路,其特征在于,所述低速信号包括复位信号,所述PCIE设备的低速信号管脚包括至少一个复位管脚,所述第二电路板还包括复位扩展电路,其中:所述第二连接器的低速信号管脚,用于将所述第一线缆的低速信号线传输的复位信号输入所述复位扩展电路;所述复位扩展电路,用于根据输入的所述复位信号生成至少一路复位信号,并通过所述第二连接器的至少一个低速信号管脚将所述至少一路复位信号输入所述至少一个复位管脚。4.根据权利要求3所述的信号传输电路,其特征在于,所述第二电路板还包括第二线缆,所述PCIE设备的低速信号管脚还包括硬件仲裁信号输入管脚和硬件仲裁信号输出管脚,所述硬件仲裁信号输入管脚和所述硬件仲裁信号输出管脚通过所述第二线缆连接。5.根据权利要求3所述的信号传输电路,其特征在于,所述PCIE设备的低速信号管脚还包括存储器地址配置管脚,所述第二电路板还包括信号调整电路,其中:所述信号...
【专利技术属性】
技术研发人员:彭文庭,
申请(专利权)人:超聚变数字技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。