显示装置的像素和显示装置制造方法及图纸

技术编号:36799148 阅读:12 留言:0更新日期:2023-03-08 23:26
提供一种显示装置的像素和一种显示装置。所述像素包括:第一晶体管,包括耦接到第一节点的顶栅极、第一端子、耦接到第二节点的第二端子和底栅极;第二晶体管,包括耦接到写入信号线的栅极、耦接到数据线的第一端子和耦接到所述第一节点的第二端子;存储电容器,耦接在所述第一节点与所述第二节点之间;发光元件,耦接在所述第二节点与第二电源电压线之间;以及第七晶体管,包括耦接到初始化信号线的栅极、耦接到偏置电压线的第一端子和耦接到所述底栅极的第二端子。底栅极的第二端子。底栅极的第二端子。

【技术实现步骤摘要】
显示装置的像素和显示装置


[0001]本专利技术构思的实施例涉及显示装置,并且更具体地,涉及显示装置的像素和显示装置。

技术介绍

[0002]显示装置通常可以以大约60Hz、大约120Hz或大约240Hz等的恒定帧率(或恒定帧频)显示图像。然而,通过将帧数据提供到显示装置的主处理器(例如,图形处理单元(GPU)、应用处理器(AP)或图形卡)进行渲染的帧率可能不同于显示装置的帧率(或刷新率)。特别地,当主处理器将用于游戏图像的需要复杂渲染的帧数据提供到显示装置时,可能加剧帧率失配,并且在显示装置的图像中可能在由帧率失配引起的边界线处出现撕裂现象。
[0003]为了防止或减少撕裂现象,已经开发了主处理器通过改变每个帧周期中的消隐周期的时间长度(或持续时间)以可变帧率(或可变帧频)将帧数据提供到显示装置的可变帧模式(例如,自由同步模式、G同步模式、Q同步模式等)。支持可变帧模式的显示装置可以与可变帧率同步地显示图像,从而减少或防止撕裂现象。
[0004]在以可变帧模式操作的显示装置中,可以以可变帧率或可变驱动频率驱动显示面板。然而,显示面板的亮度在可变驱动频率或不同驱动频率下可能不均匀。

技术实现思路

[0005]一些实施例提供一种能够在可变驱动频率下具有基本上恒定的亮度的显示装置的像素。
[0006]一些实施例提供一种能够在可变驱动频率下具有基本上恒定的亮度的显示装置。
[0007]根据实施例,提供一种显示装置的像素,所述像素包括:第一晶体管,包括耦接到第一节点的顶栅极、第一端子、耦接到第二节点的第二端子和底栅极;第二晶体管,包括耦接到写入信号线的栅极、耦接到数据线的第一端子和耦接到所述第一节点的第二端子;存储电容器,耦接在所述第一节点与所述第二节点之间;发光元件,耦接在所述第二节点与第二电源电压线之间;以及第七晶体管,包括耦接到初始化信号线的栅极、耦接到偏置电压线的第一端子和耦接到所述第一晶体管的所述底栅极的第二端子。
[0008]在实施例中,所述像素还可以包括:第四晶体管,包括耦接到所述初始化信号线的栅极、耦接到初始化电压线的第一端子和耦接到所述第二节点的第二端子;第五晶体管,包括耦接到发射信号线的栅极、耦接到第一电源电压线的第一端子和耦接到所述第一晶体管的所述第一端子的第二端子;以及第六晶体管,包括耦接到所述发射信号线的栅极、耦接到所述第一晶体管的所述底栅极的第一端子和耦接到所述第二节点的第二端子。
[0009]在实施例中,所述像素还可以包括:保持电容器,被配置为保持所述第二节点的电压。
[0010]在实施例中,所述保持电容器可以包括耦接到所述第一电源电压线的第一电极和耦接到所述第一晶体管的所述底栅极的第二电极,并且所述发光元件可以包括耦接到所述
第二节点的阳极和耦接到所述第二电源电压线的阴极。
[0011]在实施例中,所述保持电容器可以包括耦接到直流(DC)电压线的第一电极和耦接到所述第一晶体管的所述底栅极的第二电极。
[0012]在实施例中,所述保持电容器可以包括耦接到所述第二节点的第一电极和耦接到所述第二电源电压线的第二电极。
[0013]在实施例中,所述保持电容器可以包括耦接到所述第二节点的第一电极和耦接到DC电压线的第二电极。
[0014]在实施例中,所述像素还可以包括第三晶体管,包括耦接到复位信号线的栅极、耦接到参考电压线的第一端子和耦接到所述第一节点的第二端子。
[0015]在实施例中,所述第一晶体管至所述第七晶体管可以被实现为n型金属氧化物半导体(NMOS)晶体管。
[0016]在实施例中,所述第一晶体管至所述第七晶体管可以具有双栅极结构。
[0017]在实施例中,用于所述像素的每个帧周期可以包括:初始化周期,在所述初始化周期中,使所述第一节点和所述第二节点初始化;补偿周期,在所述补偿周期中,补偿所述第一晶体管的阈值电压;数据写入周期,在所述数据写入周期中,写入所述数据线的数据电压;至少一个偏置周期,在所述至少一个偏置周期中,使所述第二节点初始化并且将所述偏置电压线的偏置电压施加到所述第一晶体管的所述底栅极;以及至少一个发射周期,在所述至少一个发射周期中,所述发光元件发射光。
[0018]在实施例中,在所述初始化周期中,所述发射信号线和所述写入信号线具有截止电平,所述复位信号线具有导通电平以将参考电压施加到所述第一节点,并且所述初始化信号线具有所述导通电平以将所述初始化电压线的初始化电压施加到所述第二节点。
[0019]在实施例中,在所述补偿周期中,所述初始化信号线和所述写入信号线具有截止电平,所述复位信号线具有导通电平以将参考电压施加到所述第一节点,所述发射信号线具有所述导通电平,并且所述第二节点的所述电压饱和到与从所述参考电压中减去所述阈值电压相对应的电压。
[0020]在实施例中,在所述数据写入周期中,所述发射信号线、所述初始化信号线和所述复位信号线具有截止电平,并且所述写入信号线具有导通电平以将所述数据电压施加到所述第一节点。
[0021]在实施例中,在所述至少一个偏置周期中,所述发射信号线、所述复位信号线和所述写入信号线具有截止电平,所述初始化信号线具有导通电平,所述第四晶体管响应于具有所述导通电平的所述初始化信号线的初始化信号而导通以将所述初始化电压施加到所述第二节点,所述第六晶体管响应于具有所述截止电平的所述发射信号线的发射信号而截止以将所述第一晶体管的所述底栅极与所述第二节点分开,并且所述第七晶体管响应于所述初始化信号而导通以将所述偏置电压施加到所述第一晶体管的所述底栅极。
[0022]在实施例中,在所述至少一个发射周期中,所述初始化信号线、所述复位信号线和所述写入信号线具有截止电平,所述发射信号线具有导通电平,所述第一晶体管基于所述数据电压而导通,所述第五晶体管响应于具有所述导通电平的所述发射信号线的发射信号而导通,并且所述发光元件发射所述光。
[0023]根据实施例,提供一种显示装置的像素,所述像素包括:第一晶体管,包括耦接到
第一节点的顶栅极、第一端子、耦接到第二节点的第二端子和底栅极;第二晶体管,包括接收写入信号的栅极、耦接到数据线的第一端子和耦接到所述第一节点的第二端子;存储电容器,包括耦接到所述第一节点的第一电极和耦接到所述第二节点的第二电极;第三晶体管,包括接收复位信号的栅极、耦接到参考电压线的第一端子和耦接到所述第一节点的第二端子;第四晶体管,包括接收初始化信号的栅极、耦接到初始化电压线的第一端子和耦接到所述第二节点的第二端子;第五晶体管,包括接收发射信号的栅极、耦接到第一电源电压线的第一端子和耦接到所述第一晶体管的所述第一端子的第二端子;保持电容器,包括耦接到所述第一电源电压线的第一电极和耦接到所述第一晶体管的所述底栅极的第二电极;发光元件,包括耦接到所述第二节点的阳极和耦接到第二电源电压线的阴极;第六晶体管,包括接收所述发射信号的栅极、耦接到所述第一晶体管的所述底栅极的第一端子和耦接到所述第二节点的第二端子;以本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示装置的像素,其中,所述像素包括:第一晶体管,包括耦接到第一节点的顶栅极、第一端子、耦接到第二节点的第二端子和底栅极;第二晶体管,包括耦接到写入信号线的栅极、耦接到数据线的第一端子和耦接到所述第一节点的第二端子;存储电容器,耦接在所述第一节点与所述第二节点之间;发光元件,耦接在所述第二节点与第二电源电压线之间;以及第七晶体管,包括耦接到初始化信号线的栅极、耦接到偏置电压线的第一端子和耦接到所述第一晶体管的所述底栅极的第二端子。2.根据权利要求1所述的像素,其中,所述像素还包括:第四晶体管,包括耦接到所述初始化信号线的栅极、耦接到初始化电压线的第一端子和耦接到所述第二节点的第二端子;第五晶体管,包括耦接到发射信号线的栅极、耦接到第一电源电压线的第一端子和耦接到所述第一晶体管的所述第一端子的第二端子;以及第六晶体管,包括耦接到所述发射信号线的栅极、耦接到所述第一晶体管的所述底栅极的第一端子和耦接到所述第二节点的第二端子。3.根据权利要求2所述的像素,其中,所述像素还包括:保持电容器,被配置为保持所述第二节点的电压。4.根据权利要求3所述的像素,其中,所述保持电容器包括耦接到所述第一电源电压线的第一电极和耦接到所述第一晶体管的所述底栅极的第二电极,并且其中,所述发光元件包括耦接到所述第二节点的阳极和耦接到所述第二电源电压线的阴极。5.根据权利要求3所述的像素,其中,所述保持电容器包括耦接到直流电压线的第一电极和耦接到所述第一晶体管的所述底栅极的第二电极。6.根据权利要求3所述的像素,其中,所述保持电容器包括耦接到所述第二节点的第一电极和耦接到所述第二电源电压线的第二电极。7.根据权利要求3所述的像素,其中,所述保持电容器包括耦接到所述第二节点的第一电极和耦接到直流电压线的第二电极。8.根据权利要求3所述的像素,其中,所述像素还包括:第三晶体管,包括耦接到复位信号线的栅极、耦接到参考电压线的第一端子和耦接到所述第一节点的第二端子。9.根据权利要求8所述的像素,其中,所述第一晶体管至所述第七晶体管被实现为n型金属氧化物半导体晶体管。10.根据权利要求8所述的像素,其中,所述第一晶体管至所述第七晶体管具有双栅极结构。11.根据权利要求8所述的像素,其中,用于所述像素的每个帧周期包括:初始化周期,在所述初始化周期中,使所述第一节点和所述第二节点初始化;补偿周期,在所述补偿周期中,补偿所述第一晶体管的阈值电压;
数据写入周期,在所述数据写入周期中,写入所述数据线的数据电压;至少一个偏置周期,在所述至少一个偏置周期中,使所述第二节点初始化并且将所述偏置电压线的偏置电压施加到所述第一晶体管的所述底栅极;以及至少一个发射周期,在所述至少一个发射周期中,所述发光元件发射光。12.根据权利要求11所述的像素,其中,在所述初始化周期中,所述发射信号线和所述写入信号线具有截止电平,所述复位信号线具有导通电平以将参考电压施加到所述第一节点,并且所述初始化信号线具有所述导通电平以将所述初始化电压线的初始化电压施加到所述第二节点。13.根据权利要求11所述的像素,其中,在所述补偿周期中,所述初始化信号线和所述写入信号线具有截止电平,所述复位信号线具有导通电平以将参考电压施加到所述第一节点,所述发射信号线具有所述导通电平,并且所述第二节点的所述电压饱和到与从所述参考电压中减去所述阈值电压相对应的电压。14.根据权利要求11所述的像素,其中,在所述数据写入周期中,所述发射信号线、所述初始化信号线和所述复位信号线具有截止电平,并且所述写入信号线具有导通电平以将所述数据电压施加到所述第一节点。15.根据权利要求11所述的像素,其中,在所述至少一个偏置周期中,所述发射信号线、所述复位信号线...

【专利技术属性】
技术研发人员:郑珉在姜章美金亨锡朴埈贤田武经
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1