【技术实现步骤摘要】
存储器装置中命令和地址调换的集中放置
[0001]分案申请的相关信息
[0002]本申请是申请号为202080019634.5、申请日为2020年2月7日、专利技术名称为“存储器装置中命令和地址调换的集中放置”的中国专利技术专利申请的分案申请。
[0003]优先权主张
[0004]本申请要求2019年3月26日申请的第16/365,218号美国专利申请“存储器装置中命令和地址调换的集中放置(CENTRALIZED PLACEMENT OF COMMAND AND ADDRESS SWAPPING IN MEMORY DEVICES)”的申请日权益。
[0005]本公开的实施例涉及存储器装置中电路系统的放置,且更具体来说涉及存储器装置中用于命令和地址信号的电路系统的放置。
技术介绍
[0006]存储器装置通常作为许多计算机和其它电子系统中的内部半导体集成电路提供。存在许多不同类型的存储器,包含例如随机存取存储器(RAM)、只读存储器(ROM)、动态随机存取存储器(DRAM)、同步动态随机存取存储 ...
【技术保护点】
【技术特征摘要】
1.一种存储器装置,其包括:集中命令和地址(CA)接口区,其包含可操作地耦合到两个或更多个CA输入信号的两个或更多个CA输入电路;其中所述两个或更多个CA输入电路中的至少两个配置于CA对中,且每一CA对包括调换电路,所述调换电路被配置成响应于控制信号针对第一内部CA信号选择第一CA输出和第二CA输出中的一个,且针对第二内部CA信号选择所述第一CA输出和所述第二CA输出中的另一个。2.根据权利要求1所述的存储器装置,其中每一CA对包括第一CA输入电路和第二CA输入电路,其中所述第一CA输入电路和所述第二CA输入电路中的每一个包含缓冲器电路和锁存器电路,其被配置成用于响应于时钟信号捕获其相应的CA输入信号的状态。3.根据权利要求2所述的存储器装置,其中所述第一CA输入电路和所述第二CA输入电路中的每一个包含延迟电路,其被配置成用于相对于所述时钟信号延迟其相应的CA输入信号。4.根据权利要求1所述的存储器装置,其中:所述两个或更多个CA输入信号包括六个输入信号;所述两个或更多个CA输入电路包括对应于所述六个输入信号的六个CA输入电路;且所述CA对包含用于所述六个CA输入电路的三个CA对。5.根据权利要求4所述的存储器装置,其中:所述三个CA对中的第一CA对可操作地耦合到CA0输入信号和CA5输入信号;所述三个CA对中的第二CA对可操作地耦合到CA1输入信号和CA4输入信号;且所述三个CA对中的第三CA对可操作地耦合到CA2输入信号和CA3输入信号。6.根据权利要求4所述的存储器装置,其中:所述两个或更多个CA输入信号包含第七输入信号;所述两个或更多个CA输入电路包含对应于所述第七输入信号的第七输入电路;所述三个CA对中的第一CA对可操作地耦合到CA0输入信号和CA6输入信号;所述三个CA对中的第二CA对可操作地耦合到CA1输入信号和CA5输入信号;所述三个CA对中的第三CA对可操作地耦合到CA2输入信号和CA4输入信号;且一个非关联的CA输入电路可操作地耦合到CA3输入信号。7.根据权利要求1所述的存储器装置,其中所述集中CA接口区以布局布置配置,使得所述两个或更多个CA输入电路被布置成具有:第一对CA输入电路,其在第一方向上以镜像关系邻近地布置;以及至少一个额外对CA输入电路,其以所述镜像关系邻近地布置且相对于所述第一对CA输入电路在第二方向上布置。8.根据权利要求7所述的存储器装置,其进一步包括时钟缓冲器电路,所述时钟缓冲器电路邻近于所述两个或更多个CA输入电路中的至少一个,且配置成将一或多个时钟信号供应到所述两个或更多个CA输入电路中的每一个,其中树状结构布置在所述第一对CA输入电路以及所述至少一个额外对CA输入电路的所述镜像关系之间。9.根据权利要求8所述的存储器装置,其中所述两个或更多个CA输入电路中的一个缓冲芯片选择信号,且所述芯片选择信号被配置成在所述芯片选择信号被否定时停用所述一
或多个时钟信号。10.根据权利要求1所述的存储器装置,其中所述集中CA接口区:以布局布置配置,使得所述两个或更多个CA输入电路包括以二乘四矩阵邻近地布置的八个CA输入电路;且包含邻近于所述两个或更多个CA输入电路中的至少一个的时钟缓冲器电路。11.根据权利要求1所述的存储器装置,其中所述集中CA接口区以布局布置配置,使得所述两个或更多个CA输入电路被布置成具有:第一对CA输入电路,其在第一方向上以镜像关系邻近地布置;第二对CA输入电路,其在所述第一方向上以所述镜像关系邻近地布置;以及第三对CA输入电路,其在所述第一方向上以所述镜像关系邻近地布置;且其中所述第二对CA输入电路经布置以在第二方向上邻近所述第一对CA输入电路,且所述第三对CA输入电路经布置以在所述第一方向上邻近所述第一对CA输入电路。12.一种存储器系统,其包括:数个存储器装置,所述数个存储器装置中的每一存储器装置包括:集中命令和地址(CA)接口区,其包含可操作地耦合到两个或更多个CA输入信号的两个或更多个CA输入电路,其中所述两个或更多个CA输入电路中的至少两个配置于CA对中,且每一CA对包括:第一CA输入电路,其包括用于在控制信号被否定时选择第一CA输出作为第一内部CA信号的第一调换电路;及第二CA输入电路,其包括用于在所述控制信号被否定时选择第二CA输出作为第二内部CA信号的第二调换电路。13.根据权利要求12所述的存储器系统,其中所述数个存储器装置包括一或多对存储器装置,且每一对包含:第一存储器装置,其中所述控制信号被断言;以及第二存储器装置,其中所述控制信号被否定。14.根据权利要求13所述的存储器系统,其中针对每一对:所述第一存储器装置定位在所述存储器系统中的第一方向上;及所述第二存储器装置定位在所述存储器系统中的第二方向上,所述第二方向相对于所述第一方向旋转。15.根据权利要求12所述的存储器系统,其中所述第一CA输入电路和所述第二CA输入电路中的每一个包含缓冲器电路、延迟电路和锁存器电路,所述锁存器电路被配置成用于响应于时钟信号捕获其相应的CA输入信号的状态。16.根据权利要求12所述的存储器系统,其中所述集中CA接口区以布局布置配置,使得所述两个或更多个CA输入电路被布置成具有:第一对CA输入电路,其在第一方向上以镜像关系邻近地布置;以及至少一个额外对CA输入电路,其以所述镜像关系邻近地布置且相对于所述第一对CA输入电路在第二方向上布置。17.根据权利要求12所述的存储器系统,其中所述两个或更多个CA输入信号包含七个输入信号且布局布置配置有:
第一CA对,其可操作地耦合到CA0输入信号和CA6输入信号;第二CA对,其可操作地耦合到CA1输入信号和CA5输入信号;第三CA对,其可操作地耦合到CA2输入信号和CA4输入信号;以及一个非关联的CA输入电路,其可操作地耦合到CA3输入信号;其中所述第一CA对、所述第二CA对和所述第三CA对在第一方向上以成镜像关系布置且在第二方向上相邻地配置。18.一种系统,其包括:一或多个处理器;存储器控制器,其可操作的耦合到所述一或多个处理器;以及一或多个存储器装置,其可操作的耦合到所述存储器控制器,所述一或多个存储器装置中的每一存储器装置包括:接合垫区,其包含用于可操作地耦合到外部信号以及两个或更多个CA输入信号的两个或更多个接合垫;存储器单元区,其用于将信息存储在数个存储器单元中;以及集中命令和地址(CA)接口区,其包含可操作地耦合到两个或更多个CA输入信号的两个或更多个CA输入电路;其中所述两个或更多个CA输入电路中的至少两个配置于CA对中,且每一CA对包括调换电路,所述调换电路被配置成响应于控制信号针对第一内部CA信号选择第一CA输出和第二CA输出中的一个,且针对第二内部CA信号选择所述第一CA输出和所述第二CA输出中的另一个。19.根据权利要求18所述的系统,其中所述一或多个存储器装置包括一或多对存储器装置,且每一对包含:第一存储器装置,其在第一方向上定向,其中所述控制信号被配置成处于断言状态;以及第二存储器装置,其在第二方向上定向,其中所述控制信号被配置成处于否定状态。20...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。