锁相环制造技术

技术编号:36765793 阅读:43 留言:0更新日期:2023-03-08 21:21
本实用新型专利技术提供一种锁相环,涉及电子技术领域,包括:鉴相器、压控振荡器和加法器;鉴相器和压控振荡器通过加法器连接;加法器用于将接收到的目标高斯噪声与鉴相器输出的第一信号进行叠加,获得第二信号,并将第二信号输入至压控振荡器;其中,目标高斯噪声的带宽和幅度是预设的。本实用新型专利技术提供的锁相环,能在保持锁相环的环路参数固定且不影响锁相环输出信号中固有的超低相位噪声的情况下,实现锁相环输出信号中的相位噪声可调,进而能实现对锁相环输出信号中的相位噪声对与锁相环输出端连接的器件的影响的验证。连接的器件的影响的验证。连接的器件的影响的验证。

【技术实现步骤摘要】
锁相环


[0001]本技术涉及电子
,尤其涉及一种锁相环。

技术介绍

[0002]锁相环路是一种反馈控制电路,简称锁相环(Phase

Locked Loop,PLL)。锁相环可以基于外部输入的参考信号对环路内部振荡信号的频率和相位进行控制。锁相环在工作过程中,在输出信号的频率与输入信号的频率相等的情况下,输出电压与输入电压可以保持固定的相位差值,即输出电压与输入电压的相位被锁住。锁相环通常由鉴相器(Phase Detector,PD)、环路滤波器(Loop Filter,LF)和压控振荡器(Voltage Controlled Oscillator,VCO)三部分组成。
[0003]相位噪声(Phase noise),指系统(如各种射频器件)在各种噪声的作用下引起的系统输出信号相位的随机变化,是衡量锁相环频稳质量的重要指标。
[0004]现有技术中,锁相环输出信号中的相位噪声是固定的,上述相位噪声通常与锁相环的器件参数相关。在锁相环输出信号中的相位噪声固定的情况下,难以验证上述相位噪声对与锁相环输出端连本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种锁相环,其特征在于,包括:鉴相器、压控振荡器和加法器;所述鉴相器和所述压控振荡器通过所述加法器连接;所述加法器用于将接收到的目标高斯噪声与所述鉴相器输出的第一信号进行叠加,获得第二信号,并将所述第二信号输入至所述压控振荡器;其中,所述目标高斯噪声的带宽为预设带宽;所述目标高斯噪声的幅度为预设幅度。2.根据权利要求1所述的锁相环,其特征在于,还包括:噪声生成装置;所述噪声生成装置与所述加法器连接;所述噪声生成装置,用于基于所述预设幅度和所述预设带宽,生成所述目标高斯噪声,并将所述目标高斯噪声输入至所述加法器。3.根据权利要求2所述的锁相环,其特征在于,所述噪声生成装置,包括:FPGA器件和模/数转换器;所述FPGA器件、所述模/数转换器与所述加法器依次连接;所述FPGA器件用于基于所述预设幅度和所述预设带宽,生成...

【专利技术属性】
技术研发人员:尹项托史跃文程军强
申请(专利权)人:中星联华科技北京有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1