多路同频合路器制造技术

技术编号:36709642 阅读:24 留言:0更新日期:2023-03-01 09:35
本申请涉及一种多路同频合路器,包括:两个第一合路模块,每一第一合路模块用于将输入信号进行合路,得到第一合路信号,并将第一合路信号从第一输出端口输出;其中,第一合路模块包括至少一个Gysel合路单元;一个第二合路模块,第二合路模块分别连接两个第一合路模块,第二合路模块用于对两个第一合路信号进行合路,得到第二合路信号并将第二合路信号从第二输出端口输出。通过在第一合路模块中设置至少一个Gysel合路单元,Gysel合路单元通过自身设置的两个负载,可以提高多路同频合路器的功率容量。率容量。率容量。

【技术实现步骤摘要】
多路同频合路器


[0001]本申请涉及移动通信
,特别是涉及一种多路同频合路器。

技术介绍

[0002]移动通信覆盖工程在进行共建共享时,通常需要使用合路器将输入的多频段信号组合在一起后进行输出,以共用天线和馈线系统。传统技术中的合路器的功率容量较低。

技术实现思路

[0003]基于此,有必要针对上述技术问题,提供一种能够提高功率容量的多路同频合路器。
[0004]本申请提供了一种多路同频合路器,包括:
[0005]两个第一合路模块,每一所述第一合路模块用于将输入信号进行合路,得到第一合路信号,并将所述第一合路信号从第一输出端口输出;其中,所述第一合路模块包括至少一个Gysel合路单元;
[0006]一个第二合路模块,所述第二合路模块分别连接两个所述第一合路模块,所述第二合路模块用于对两个所述第一合路信号进行合路,得到第二合路信号并将所述第二合路信号从第二输出端口输出。
[0007]在其中一个实施例中,所述第一合路模块包括:两个第一Gysel合路单元和一个第二Gysel合路单元,每一所述第一Gysel合路单元用于对输入信号进行合路,得到中间信号,所述第二Gysel合路单元分别连接两个所述第一Gysel合路单元,并对两个所述中间信号进行合路,得到所述第一合路信号。
[0008]在其中一个实施例中,所述第一Gysel合路单元包括:第一线路、第二线路、第三线路、第四线路和第五线路,所述第一线路、第二线路、第三线路、第四线路和第五线路依次首尾连接并形成闭合的回路;
[0009]所述第一线路的一端用于接收所述输入信号,所述第二线路的一端用于接收所述输入信号,所述第一线路和所述第二线路的连接处用于输出所述中间信号,所述第四线路和所述第五线路的连接处用于连接第一负载,所述第三线路和所述第四线路的连接处用于连接第二负载;
[0010]所述第一线路、所述第二线路、所述第三线路和所述第五线路的电长度相等,且均为所述输入信号波长的1/4,所述第四线路的电长度为所述输入信号波长的1/2。
[0011]在其中一个实施例中,所述第一Gysel合路单元还包括:第六线路、第七线路和第八线路,所述第六线路的一端连接所述第五线路,所述第六线路的另一端连接所述第七线路的一端和所述第一负载,所述第八线路的一端连接所述第三线路,所述第八线路的另一端连接所述第七线路的另一端和所述第二负载;
[0012]所述第六线路和所述第八线路的电长度相等,且均为所述输入信号波长的1/4,所述第七线路的电长度为所述输入信号波长的1/2。
[0013]在其中一个实施例中,所述第三线路的阻抗、所述第五线路的阻抗、所述第六线路的阻抗和所述第八线路的阻抗相等且均为输入信号阻抗,所述第一线路和所述第二线路的总阻抗为倍的输入信号阻抗。
[0014]在其中一个实施例中,所述第二Gysel合路单元包括:第九线路、第十线路、第十一线路、第十二线路和第十三线路,所述第九线路、第十线路、第十一线路、第十二线路和第十三线路依次首尾连接并形成闭合的回路;
[0015]所述第九线路的一端用于接收所述中间信号,所述第十线路的一端用于接收所述中间信号,所述第九线路和所述第十线路的连接处用于输出所述第一合路信号,所述第十二线路和所述第十三线路的连接处用于连接第三负载,所述第十一线路和所述第十二线路的连接处用于连接第四负载;
[0016]所述第九线路、所述第十线路、所述第十一线路和所述第十三线路的电长度相等,且均为所述输入信号波长的1/4,所述第十二线路的电长度为所述输入信号波长的1/2。
[0017]在其中一个实施例中,所述第二Gysel合路单元还包括:第十四线路、第十五线路和第十六线路,所述第十四线路的一端连接所述第十三线路,所述第十四线路的另一端连接所述第十五线路的一端和所述第三负载,所述第十六线路的一端连接所述第十一线路,所述第十六线路的另一端连接所述第十五线路的另一端和所述第四负载;
[0018]所述第十四线路和所述第十六线路的电长度相等,且均为所述输入信号波长的1/4,所述第十五线路的电长度为所述输入信号波长的1/2。
[0019]在其中一个实施例中,所述第十一线路的阻抗、所述第十三线路的阻抗、所述第十四线路的阻抗和所述第十六线路的阻抗相等且均为输入信号阻抗,所述第九线路和所述第十线路的总阻抗为倍的输入信号阻抗。
[0020]在其中一个实施例中,所述第二合路模块包括:两个信号耦合单元和一个第三Gysel合路单元,每一所述信号耦合单元用于对所述第一合路信号进行耦合,得到耦合信号,所述第三Gysel合路单元用于对两个所述耦合信号进行合路,得到所述第二合路信号。
[0021]在其中一个实施例中,所述第三Gysel合路单元包括:第十七线路、第十八线路、第十九线路、第二十线路和第二十一线路,所述第十七线路、第十八线路、第十九线路、第二十线路和第二十一线路依次首尾连接并形成闭合的回路;
[0022]所述第十七线路的一端用于接收所述耦合信号,所述第十八线路的一端用于接收所述耦合信号,所述第十七线路和所述第十八线路的连接处用于输出所述第二合路信号,所述第二十线路和所述第二十一线路的连接处用于连接第五负载,所述第十九线路和所述第二十线路的连接处用于连接第六负载;
[0023]所述第十七线路、所述第十八线路、所述第十九线路和所述第二十一线路的电长度相等,且均为所述输入信号波长的1/4,所述第二十线路的电长度为所述输入信号波长的1/2。
[0024]在其中一个实施例中,所述第三Gysel合路单元还包括:第二十二线路、第二十三线路和第二十四线路,所述第二十二线路的一端连接所述第二十一线路,所述第二十二线路的另一端连接所述第二十三线路的一端和所述第五负载,所述第二十四线路的一端连接所述第十九线路,所述第二十四线路的另一端连接所述第二十三线路的另一端和所述第六
负载;
[0025]所述第二十二线路和所述第二十四线路的电长度相等,且均为所述输入信号波长的1/4,所述第二十三线路的电长度为所述输入信号波长的1/2。
[0026]在其中一个实施例中,所述第十九线路的阻抗、所述第二十一线路的阻抗、所述第二十二线路的阻抗和所述第二十四线路的阻抗相等且均为输入信号阻抗,所述第十七线路和所述第十八线路的总阻抗为倍的输入信号阻抗。
[0027]上述多路同频合路器,通过在第一合路模块中设置至少一个Gysel合路单元,可以将输入的多路输入信号合成为一路,得到第一合路信号,并从第一输出端口输出。再通过设置第二合路模块,将两路第一合路信号合路为第二合路信号,并从第二输出端口输出。从而可以使输入的多路输入信号,合成为三路信号进行输出。通过在第一合路模块中设置级联结构,可以提高合路器的相对带宽,且Gysel合路单元通过自身的两个负载,可以提高合路器的功率容量。
附图说明
[0028]为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多路同频合路器,其特征在于,包括:两个第一合路模块,每一所述第一合路模块用于将输入信号进行合路,得到第一合路信号,并将所述第一合路信号从第一输出端口输出;其中,所述第一合路模块包括至少一个Gysel合路单元;一个第二合路模块,所述第二合路模块分别连接两个所述第一合路模块,所述第二合路模块用于对两个所述第一合路信号进行合路,得到第二合路信号并将所述第二合路信号从第二输出端口输出。2.根据权利要求1所述的多路同频合路器,其特征在于,所述第一合路模块包括:两个第一Gysel合路单元和一个第二Gysel合路单元,每一所述第一Gysel合路单元用于对输入信号进行合路,得到中间信号,所述第二Gysel合路单元分别连接两个所述第一Gysel合路单元,并对两个所述中间信号进行合路,得到所述第一合路信号。3.根据权利要求2所述的多路同频合路器,其特征在于,所述第一Gysel合路单元包括:第一线路、第二线路、第三线路、第四线路和第五线路,所述第一线路、第二线路、第三线路、第四线路和第五线路依次首尾连接并形成闭合的回路;所述第一线路的一端用于接收所述输入信号,所述第二线路的一端用于接收所述输入信号,所述第一线路和所述第二线路的连接处用于输出所述中间信号,所述第四线路和所述第五线路的连接处用于连接第一负载,所述第三线路和所述第四线路的连接处用于连接第二负载;所述第一线路、所述第二线路、所述第三线路和所述第五线路的电长度相等,且均为所述输入信号波长的1/4,所述第四线路的电长度为所述输入信号波长的1/2。4.根据权利要求3所述的多路同频合路器,其特征在于,所述第一Gysel合路单元还包括:第六线路、第七线路和第八线路,所述第六线路的一端连接所述第五线路,所述第六线路的另一端连接所述第七线路的一端和所述第一负载,所述第八线路的一端连接所述第三线路,所述第八线路的另一端连接所述第七线路的另一端和所述第二负载;所述第六线路和所述第八线路的电长度相等,且均为所述输入信号波长的1/4,所述第七线路的电长度为所述输入信号波长的1/2。5.根据权利要求4所述的多路同频合路器,其特征在于,所述第三线路的阻抗、所述第五线路的阻抗、所述第六线路的阻抗和所述第八线路的阻抗相等且均为输入信号阻抗,所述第一线路和所述第二线路的总阻抗为√2倍的输入信号阻抗。6.根据权利要求2所述的多路同频合路器,其特征在于,所述第二Gysel合路单元包括:第九线路、第十线路、第十一线路、第十二线路和第十三线路,所述第九线路、第十线路、第十一线路、第十二线路和第十三线路依次首尾连接并形成闭合的回路;所述第九线路的一端用于接收所述中间信号,所述第十线路的一端用于接收所述中间信号,所述第九线路和所述第十线路的连接处用于输出所述第一合路信号,所述第十二线路和所述第十三线路的连接处用于连接第三负载,所述第十一线路和所述第十二线路的连接处用于连接第四负载;所述第九线路、所述第十线路、所述第十一线路和...

【专利技术属性】
技术研发人员:刘国安
申请(专利权)人:京信通信技术广州有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1