【技术实现步骤摘要】
【技术保护点】
用一个中心组件(CORE)同步至少一个分立组件(CU)的装置,其中,中心组件(CORE)具有:-用于产生系统时钟信号(mclk)的装置(ACLK),-用于从系统时钟信号(mclk)周期性产生一个同步脉冲(msync)的第1计数装置(COUNT1),其中产生具有周期性的同步脉冲(msync),该周期性相当于系统时钟信号(mclk)的周期性整数公约数以及相当于在分立组件(CU)内产生的本地时钟信号(lclk)信号的一个周期性,以及-用于经至少一根连接导线(CC-LINK)发送信息和同步脉冲(msync)到分立组件(CU)的第1接口装置(SELIC1),以及分立组件(CU)具有:-用于产生本地时钟信号(lclk)的装置(LCLK),-用于接收经连接导线(CC-LINK)传输的信息和同步脉冲(msync)的第2接口装置(SELIC2),和-用于求出在接收的同步脉冲(msync)的时位和本地时钟信号(lclk)的时位之间的有关差值以及以与同步脉冲(msync)的时位适当比例关系控制本地时钟(lclk)的时位的同步装置(SYNCGATE)。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:J多埃雷尔,Z加迪彦,G斯泰布,
申请(专利权)人:西门子公司,
类型:发明
国别省市:DE[德国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。