存储器装置组或所述组的部分之间的驱动器共享制造方法及图纸

技术编号:36666362 阅读:16 留言:0更新日期:2023-02-21 22:42
本申请涉及存储器装置组或所述组的部分之间的驱动器共享。一种设备可包含存储器单元的第一组和第二组以及被配置成激活字线的字线驱动器。所述字线驱动器可包含主控字线驱动器和地址驱动器。在一些实例中,作为执行存取操作的部分,所述主控字线驱动器可被配置成产生到所述第一组的第一部分或所述第一组的第二部分的第一信号。在一些实例中,作为执行存取操作的部分,所述主控字线驱动器可被配置成产生用于所述第一组或所述第二组的第一信号。所述地址驱动器被配置成产生到所述第一组或所述第二组的一部分的第二信号。所述第二组的一部分的第二信号。所述第二组的一部分的第二信号。

【技术实现步骤摘要】
存储器装置组或所述组的部分之间的驱动器共享
[0001]交叉参考
[0002]本专利申请要求由何(He)等人于2021年8月20日提交的标题为“存储器装置组或所述组的部分之间的驱动器共享(DRIVER SHARING BETWEEN BANKS OR PORTIONS OF BANKS OF MEMORY DEVICES)”的第17/407,822号美国专利申请的优先权,所述美国专利申请转让给本受让人并且明确地以全文引用的方式并入本文中。


[0003]
涉及存储器装置组或所述组的部分之间的驱动器共享。

技术介绍

[0004]存储器装置广泛用于将信息存储在例如计算机、用户装置、无线通信装置、相机、数字显示器等的各种电子装置中。通过将存储器装置内的存储器单元编程为不同状态来存储信息。例如,二进制存储器单元可编程为两种支持状态中的一种,通常由逻辑1或逻辑0标示。在一些实例中,单个存储器单元可以支持多于两种状态,所述状态中的任一种可以被存储。为了存取所存储信息,组件可以读取或感测存储器装置中的至少一个所存储状态。为了存储信息,组件可在存储器装置中写入状态或对状态进行编程。
[0005]存在各种类型的存储器装置和存储器单元,包含磁性硬盘、随机存取存储器(RAM)、只读存储器(ROM)、动态RAM(DRAM)、同步动态RAM(SDRAM)、静态RAM(SRAM)、铁电RAM(FeRAM)、磁性RAM(MRAM)、电阻式RAM(RRAM)、快闪存储器、相变存储器(PCM)、自选存储器、硫族化物存储器技术等。存储器单元可为易失性或非易失性的。例如FeRAM的非易失性存储器即使在无外部电源存在的情况下仍可长时间维持其所存储的逻辑状态。易失性存储器装置,例如,DRAM在与外部电源断开连接时可能丢失其所存储状态。

技术实现思路

[0006]描述一种设备。所述设备可包含存储器单元组和字线驱动器,所述存储器单元组包含第一部分和第二部分,所述字线驱动器与所述存储器单元组耦合并且被配置成激活所述存储器单元组的字线。在一些实例中,所述字线驱动器可包含:主控字线驱动器,作为对所述存储器单元组执行存取操作的部分,所述主控字线驱动器被配置成产生到所述组的所述第一部分或所述第二部分的第一信号;以及地址驱动器,作为对所述存储器单元组执行所述存取操作的部分,所述地址驱动器被配置成产生到所述组的所述第一部分和所述第二部分两者的第二信号,其中目标字线被配置成至少部分地基于所述主控字线驱动器产生所述第一信号并且所述地址驱动器产生所述第二信号而激活。
[0007]描述一种设备。所述设备可包含:第一存储器单元组,其包含第一部分和第二部分;第二存储器单元组,其包含第三部分和第四部分;以及字线驱动器,其与所述第一存储器单元组和所述第二存储器单元组耦合,所述字线驱动器被配置成激活所述第一存储器单元组的第一字线或激活所述第二存储器单元组的第二字线。在一些实例中,所述字线驱动
器可包含:主控字线驱动器,作为执行存取操作的部分,所述主控字线驱动器被配置成产生用于所述第一组或所述第二组的第一信号;以及地址驱动器,作为执行所述存取操作的部分,所述地址驱动器被配置成产生到所述第一组或所述第二组的一部分的第二信号,其中所述第一组或所述第二组的目标字线被配置成基于所述主控字线驱动器产生所述第一信号并且所述地址驱动器产生所述第二信号而激活。
[0008]描述一种方法。所述方法可包含:接收存取存储器单元组中的一或多个存储器单元的命令,其中所述存储器单元组包含第一部分和第二部分;基于所述命令而将主控字线驱动器的前置级驱动器耦合到所述主控字线驱动器的与所述第一部分相关联的第一末级驱动器或所述主控字线驱动器的与所述第二部分相关联的第二末级驱动器;基于所述将所述前置级驱动器耦合到所述第一末级驱动器或所述第二末级驱动器,将与所述第一部分的一组字线或所述第二部分的所述一组字线耦合的主控字线激活到第一电压;以及基于激活所述主控字线而激活所述一组字线中与所述一或多个存储器单元耦合的字线。
附图说明
[0009]图1示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的存储器裸片的实例。
[0010]图2示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的组件图的实例。
[0011]图3示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的存储器装置架构的实例。
[0012]图4示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的组件图的实例。
[0013]图5示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的存储器装置架构的实例。
[0014]图6示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的组件图的实例。
[0015]图7A示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的电路图的实例。
[0016]图7B示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的时序图的实例。
[0017]图8示出根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的存储器装置的框图。
[0018]图9示出了说明根据如本文所公开的实例的支持存储器装置组或所述组的部分之间的驱动器共享的一或多种方法的流程图。
具体实施方式
[0019]存储器装置可以执行存取操作来存取(例如,读取或写入)存储器阵列中的存储器单元的一或多个行。存储器装置的存储器阵列可被划分成多个存储器单元组,其中可独立于彼此存取每个组。在一些实例中,可一次仅存取组的一部分。存储器装置可包含被配置成
存取存储器单元组的驱动器和其它电路系统。这些驱动器的功能可为将信号驱动或路由到存储器单元组中的组件。这些驱动器中的一个的实例可为被配置成激活存储器装置的字线的字线驱动器。
[0020]所述字线驱动器可包含地址驱动器和主控字线驱动器。在一个实例中,存储器装置可从主机装置接收存取组的一部分中的存储器单元的命令。在接收到命令之后,字线驱动器可被配置成激活由命令指示的目标字线。为了实现激活目标字线,主控字线驱动器可将对应于整个组的主控字线偏置到第一电压,并且地址驱动器可将组的一部分中的地址线偏置到第二电压,其中第一电压可小于第二电压。主字线的偏置与地址线的偏置组合可激活命令中所指示的目标字线并且允许存储器装置存取组的一部分中的存储器单元。为了支持如上文所描述的操作,字线驱动器可包含用于组的一个主控字线驱动器和用于组的每个部分的单独地址线驱动器。在一个组处支持多个地址线驱动器的电路系统可能很大,并且在一些实例中,当与其它架构相比时可能会增加存储器装置的总体大小。
[0021]存储器装置组或不同存储器装置组的部分可共享字线驱动器的组件,以致力于减小存储器装置的字线驱动器的总体大小。在一些实例中,主控字线驱动器可被本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种设备,其包括:存储器单元组,其包括第一部分和第二部分;以及字线驱动器,其与所述存储器单元组耦合并且被配置成激活所述存储器单元组的字线,所述字线驱动器包括:主控字线驱动器,作为对所述存储器单元组执行存取操作的部分,所述主控字线驱动器被配置成产生到所述组的所述第一部分或所述第二部分的第一信号;以及地址驱动器,作为对所述存储器单元组执行所述存取操作的部分,所述地址驱动器被配置成产生到所述组的所述第一部分和所述第二部分两者的第二信号,其中目标字线被配置成至少部分地基于所述主控字线驱动器产生所述第一信号并且所述地址驱动器产生所述第二信号而激活。2.根据权利要求1所述的设备,其进一步包括:组逻辑电路,其与所述存储器单元组相关联并且与所述主控字线驱动器耦合,所述组逻辑电路包括:多路复用器,其被配置成至少部分地基于存取所述存储器单元组的命令中所指示的地址而输出用于所述第一部分或所述第二部分的地址信号。3.根据权利要求2所述的设备,其中所述主控字线驱动器包括:第一末级驱动器,其与所述组的所述第一部分耦合;第二末级驱动器,其与所述组的所述第二部分耦合;以及前置级驱动器,其被配置成至少部分地基于所述多路复用器的所述输出而将所述地址信号路由到所述第一末级驱动器或所述第二末级驱动器。4.根据权利要求3所述的设备,其进一步包括:选择电路,其与所述前置级驱动器、所述第一末级驱动器和所述第二末级驱动器耦合,所述选择电路被配置成至少部分地基于所述命令中所指示的所述地址而将所述前置级驱动器与所述第一末级驱动器或所述第二末级驱动器耦合。5.根据权利要求3所述的设备,其中所述第一末级驱动器或所述第二末级驱动器被配置成在行地址线经由所述地址驱动器偏置到第二电压的至少一部分期间将主控字线偏置到第一电压,所述主控字线与包含所述目标字线和与所述目标字线耦合的所述行地址线的一组字线耦合。6.根据权利要求5所述的设备,其中所述第二电压大于所述第一电压。7.根据权利要求3所述的设备,其中所述前置级驱动器在所述第一部分与所述第二部分之间共享。8.根据权利要求2所述的设备,其中所述组逻辑电路由所述第一部分和所述第二部分共享。9.一种设备,其包括:第一存储器单元组,其包括第一部分和第二部分;第二存储器单元组,其包括第三部分和第四部分;以及字线驱动器,其与所述第一存储器单元组和所述第二存储器单元组耦合,所述字线驱动器被配置成激活所述第一存储器单元组的第一字线或激活所述第二存储器单元组的第二字线,所述字线驱动器包括:
主控字线驱动器,作为执行存取操作的部分,所述主控字线驱动器被配置成产生用于所述第一组或所述第二组的第一信号;以及地址驱动器,作为执行所述存取操作的部分,所述地址驱动器被配置成产生到所述第一组或所述第二组的一部分的第二信号,其中所述第一组或所述第二组的目标字线被配置成至少部分地基于所述主控字线驱动器产生所述第一信号并且所述地址驱动器产生所述第二信号而激活。10.根据权利要求9所述的设备,其进一步包括:组逻辑电路,其与所述主控字线驱动器耦合,所述组逻辑电路包括:多路复用器,其被配置成至少部分地基于存取所述第一组或所述第二组的命令中所指示的地址而输出用于所述第一组或所...

【专利技术属性】
技术研发人员:何源G
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1