多路ASI信号处理系统技术方案

技术编号:36608247 阅读:13 留言:0更新日期:2023-02-04 18:34
本发明专利技术涉及一种多路ASI信号处理系统,实现步骤E1、获取P个ASI信号置于Q个信号通道中;步骤E2、对ASI信号进行数据编码、串并转换和差分处理;步骤E3、将Q个信号通道中的P个ASI信号进行傅里叶反变换,获取每一ASI信号在每一频域的映射值,得到Q维数组;步骤E4、计算每一存在ASI信号通道的补偿值,并将Q维数组中不存ASI信号通道对应的值设置为0;步骤E5、基于每一存在ASI信号通道的补偿值将Q维数组中对应通道的信号值进行补偿;步骤E6、将补偿后的Q维数组进行滤波插值和DA转换处理,生成RF信号进行输出。本发明专利技术提高了多路ASI信号的QAM的调制效率,降低了多路ASI信号的调制成本。降低了多路ASI信号的调制成本。降低了多路ASI信号的调制成本。

【技术实现步骤摘要】
多路ASI信号处理系统


[0001]本专利技术涉及通信
,尤其涉及一种多路ASI信号处理系统。

技术介绍

[0002]现有的很多信号处理设备基于特定的芯片来实现的,使得信号处理过程灵活性差、成本高,无法实现自主可控。
[0003]例如卫星接收机,卫星接收机是一种接收卫星信号进行解扰解密后,进行线路转发的设备。卫星接收机中通常设置有用于对卫星信号进行解扰解密的模块,现有的卫星接收机结构通常需要采用CIMAX的接口芯片以及TI

DM642等特定芯片的EMIF接口机制实现,CIMAX芯片和TI

DM642芯片通过I2C接口连接,基于I2C接口进行初始化,初始化效率比较低,且只能从PCMCIA接口获取的卫星信号,加扰解密后再输出,不能选择信号输入源,灵活性差,通信效率低。卫星接收机的输出部分通常基于特定的FPGA结合对应的ASI_IP核来实现异步串行输出。此外,CIMAX的接口芯片、TI

DM642芯片、基于特定的FPGA结合对应的ASI_IP核等特定芯片导致现有的卫星接收机具有限制性,成本高、且无法实现自主可控。
[0004]卫星接收机可以输出ASI信号,现有的其他信号处理设备也可以直接处理未加密未加扰的视频生成ASI信号,但也是基于特定的FPGA结合对应的ASI_IP核来实现的,具有限制性,成本高、且无法实现自主可控,卫星接收机或者其他信号处理设备可以输出多路ASI信号。
[0005]多路ASI信号输出之后,通过对ASI的调制,生成无线电射频(RF)信号进行输出。随着现代通信技术的发展,特别是移动通信技术高速发展,新的需求层出不穷,促使新的业务不断产生,导致频率资源越来越紧张,在有限的带宽里要传输大量的多媒体数据,提高频谱利用率至关重要。由于具有高频谱利用率、高功率谱密度等优势,正交振幅调制(Quadrature Amplitude Modulation,简称QAM)被广泛应用于高速数据传输系统。现有的对于多路ASI信号的调制也是采用QAM调制技术,但是现有的是通过特定的芯片,且只能对每一路ASI信号单独调制后再合并,调制效率低,且采用特定芯片成本高,具有限制性,无法实现自主可控。

技术实现思路

[0006]本专利技术目的在于,提供一种多路ASI信号处理系统,提高了多路ASI信号的QAM的调制效率,降低了多路ASI信号的调制成本。
[0007]本专利技术提供一种多路ASI信号处理系统,包括QAM调制模块、存储有计算机程序的存储器和处理器,当所述处理器执行所述计算机程序,QAM调制模块包括Q个信号通道,每一信号通道配置对应的频段和QAM调制方式,当所述处理器执行所述计算机程序来运行所述QAM调制模块时,实现以下步骤:
[0008]步骤E1、获取P个ASI信号置于所述Q个信号通道中,2≤P≤Q/2,每一ASI信号占用一个信号通道,任意两个ASI信号所在的信号通道之间存在至少一个隔离信号通道;
[0009]步骤E2、对第q信号通道中的ASI信号进行数据编码、串并转换和差分处理,得到每一通道的差分处理结果,q的取值范围为1到Q;
[0010]步骤E3、根据第q信号通道对应的频段和QAM调制方式将Q个信号通道中的P个ASI信号进行傅里叶反变换,获取每一ASI信号在每一频域的映射值,得到Q维数组,每一维度的数组对应一个信号通道;
[0011]步骤E4、基于所述Q维数组计算每一存在ASI信号通道的补偿值,并通过预设的滤波器将所述Q维数组中不存ASI信号通道对应的值设置为0;
[0012]步骤E5、基于每一存在ASI信号通道的补偿值将Q维数组中对应通道的信号值进行补偿,得到补偿后的Q维数组;
[0013]步骤E6、将补偿后的Q维数组进行滤波插值和DA转换处理,生成RF信号进行输出。
[0014]本专利技术与现有技术相比具有明显的优点和有益效果。借由上述技术方案,本专利技术提供的一种多路ASI信号处理系统可达到相当的技术进步性及实用性,并具有产业上的广泛利用价值,其至少具有下列优点:
[0015]本专利技术能够基于多信号通道实现对多路ASI信号在频域内进行QAM并行调制,不依赖与特定的芯片,提高了多路ASI信号的QAM的调制效率,降低了多路ASI信号的调制成本。
[0016]上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
[0017]图1为本专利技术实施例提供的卫星信号处理系统架构示意图;
[0018]图2为本专利技术实施例提供的基于SPI的通信系统架构示意图;
[0019]图3为本专利技术实施例提供的卫星信号接收机架构意图;
[0020]图4为本专利技术实施例提供的视频信号处理系统意图;
[0021]图5为本专利技术实施例提供的多路ASI信号处理流程图。
具体实施方式
[0022]为更进一步阐述本专利技术为达成预定专利技术目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本专利技术进行详细说明。
[0023]为了避免信号处理系统中的核心芯片受限于特定芯片,本申请提出了多种基于通用的FPGA(Field

Programmable Gate Array)和ARM处理器搭建的信号处理系统,来提高信号处理效率,降低信号处理成本,以下对本申请提出的每一信号处理系统进行详细说明。
[0024]实施例一、
[0025]实施例一提供了一种卫星信号处理系统,如图1所示,包括信号预处理模块、M个解密解扰模块{C1,C2,

,C
M
}、第一FPGA模块、第一ARM模块、第一信号输出模块、存储有计算机程序的存储器(图1中未示出)和处理器(图1中未示出)。其中,所述信号预处理模块、C
i
均与第一FPGA模块相连接,所述第一FPGA模块与第一ARM模块相连接,所述第一信号输出模块设置在所述第一ARM模块上。C
i
为第i个解密解扰模块,i的取值范围为1到M,M为解密加扰模块的数量,例如,M可以等于2。
[0026]当所述计算机程序被所述处理器执行时,实现以下步骤:
[0027]步骤S1、通过所述信号预处理模块获取待处理的卫星信号,并进行预处理生成第一TS(Transport Stream)流,所述待处理的卫星信号为加密加扰的卫星信号。
[0028]其中,TS流指的是TS流文件,是一种DVD的文件格式。
[0029]步骤S2、所述第一ARM模块基于获取的第一路由配置信息生成第一目标路由控制命令,并将所述第一目标路由控制命令发送给所述第一FPGA模块。
[0030]需要说明的是,所述系统可以包括显示界面,通过显示界面接收用户输入的第一路由配置信息,第一路由配置信息可以根据具体应用本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多路ASI信号处理系统,其特征在于,包括QAM调制模块、存储有计算机程序的存储器和处理器,当所述处理器执行所述计算机程序,QAM调制模块包括Q个信号通道,每一信号通道配置对应的频段和QAM调制方式,当所述处理器执行所述计算机程序来运行所述QAM调制模块时,实现以下步骤:步骤E1、获取P个ASI信号置于所述Q个信号通道中,2≤P≤Q/2,每一ASI信号占用一个信号通道,任意两个ASI信号所在的信号通道之间存在至少一个隔离信号通道;步骤E2、对第q信号通道中的ASI信号进行数据编码、串并转换和差分处理,得到每一通道的差分处理结果,q的取值范围为1到Q;步骤E3、根据第q信号通道对应的频段和QAM调制方式将Q个信号通道中的P个ASI信号进行傅里叶反变换,获取每一ASI信号在每一频域的映射值,得到Q维数组,每一维度的数组对应一个信号通道;步骤E4、基于所述Q维数组计算每一存在ASI信号通道的补偿值,并通过预设的滤波器将所述Q维数组中不存ASI信号通道对应的值设置为0;步骤E5、基于每一存在ASI信号通道的补偿值将Q维数组中对应通道的信号值进行补偿,得到补偿后的Q维数组;步骤E6、将补偿后的Q维数组进行滤波插值和DA转换处理,生成RF信号进行输出。2.根据权利要求1所述的系统,其特征在于,每一信号通道配置的频段在45M至960M的范围内。3.根据权利要求1所述的系统,其特征在于,每一信号通道配置QAM调制方式为16QAM、32QAM、128QAM或256QAM。4.根据权利要求1所述的系统,其特征在于,所述步骤E2中,采用RS编码的方式对第q信号通道中的ASI信号进行数据编码。5.根据权利要求1所述的系统,其特征在于,所述系统还包括第二FPGA模块和第二ARM模块,所述第二FPGA模块上设置有T个ASI输入通道,T≥P,所述QAM调制模块设置在所述第二FPGA模块上,所述T个ASI输入通道用于获取P个ASI信号;所述第二FPGA模块和第二ARM模块之间通过TSI接口以及SPI接口相连接,所述TSI接口用于在所述第二FPGA模块与第二ARM模块之间传输数据,所述SPI接口用于在所述第二FPGA模块与第二ARM模块之间传输命令。6.根据权利要求5所述的系统,其特征在于,所述步骤E1包括:步骤E11、所述第二ARM模块基于获取的第四路由配置信息生成第四目标路由控制命令,并将所述第四目标路由控制命令发送给所述第二FPGA模块;步骤E12、所述第二FPGA模块基于所述第四目标路由控制命令将T个ASI输入通道中的U个...

【专利技术属性】
技术研发人员:王安良肖昊
申请(专利权)人:北京华建云鼎科技股份公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1