一种具有防干扰牛角盘电路板测试治具制造技术

技术编号:36480750 阅读:11 留言:0更新日期:2023-01-25 23:34
本实用新型专利技术涉及一种具有防干扰牛角盘电路板测试治具,包括有针盘、线盘和测试连接口;所述针盘上设置有若干根测试探针,所述测试探针可上下运动地间隔设置在针盘上,并贯穿针盘的上下表面;所述线盘上穿设有间隔设置的多条导电线,多条所述导电线的一端在测试时与针盘上受压下移的测试探针导通连接,另一端连接在测试连接口的牛角盘上;所述牛角盘的每根牛角针四周设置有屏蔽结构。通过该屏蔽结构即可将测试过程产生的静电屏蔽掉,避免对测试信号造成干扰,从而提高测试结果的准确度和测试稳定性、可靠性。可靠性。可靠性。

【技术实现步骤摘要】
一种具有防干扰牛角盘电路板测试治具


[0001]本技术属于电路板测试
,具体涉及一种具有防干扰牛角盘电路板测试治具。

技术介绍

[0002]目前,国内外都是采用探针压床式电路板测试治具来对电路板进行测试,具体为,通过电路板测试治具对电路板上设置的电路进行测试,该电路主要由实现特定功能的串联或并联的电子元件构成,也就是说,通过电路板测试治具对电子元件进行测试,比如:电子元件是否存在短路或断路,从而使电路板将无法使用。
[0003]但是,申请人发现:现有电路板测试治具在测试过程容易被产生的静电干扰,尤其在测试输出端的测试连接口处,从而影响测试结果的准确率,以及测试的稳定性和可靠性。

技术实现思路

[0004]为了克服现有技术的不足,本技术的目的在于提供一种能够将测试过程产生的静电屏蔽掉,避免干扰,测试结果准确度、测试稳定和可靠的具有防干扰牛角盘电路板测试治具。
[0005]为解决上述问题,本技术所采用的技术方案如下:
[0006]本技术提供了一种具有防干扰牛角盘电路板测试治具,包括有针盘、线盘和测试连接口;所述针盘上设置有若干根测试探针,所述测试探针可上下运动地间隔设置在针盘上,并贯穿针盘的上下表面;所述线盘上穿设有间隔设置的多条导电线,多条所述导电线的一端在测试时与针盘上受压下移的测试探针导通连接,另一端连接在测试连接口的牛角盘上;所述牛角盘的每根牛角针四周设置有屏蔽结构。
[0007]优选地,所述屏蔽结构包括设置在牛角盘上的若干屏蔽点,且位于每根牛角针四周的两个以上屏蔽点依次导通连接成环状,形成屏蔽环。
[0008]优选地,所述牛角盘的两侧表面均设有所述屏蔽点,两侧表面的所述屏蔽点两两成对地导通连接。
[0009]优选地,位于每根所述牛角针四周的牛角盘上设有贯穿两侧表面的屏蔽件,所述屏蔽件的两端穿出牛角盘两侧表面,形成所述屏蔽点。
[0010]优选地,所述屏蔽件为导通件,且相邻两个屏蔽点之间通过导线导通连接。
[0011]优选地,相邻牛角针四周的屏蔽环导通连接。
[0012]相比现有技术,本技术的有益效果在于:
[0013]本技术通过采用上述技术方案,即可在进行电路板测试过程通过牛角盘上设有的屏蔽结构将测试过程产生的静电屏蔽掉,避免对测试信号造成干扰,从而提高测试结果的准确度和测试稳定性、可靠性,而且该屏蔽结构结构简单,实施容易,有利于普及推广应用。
附图说明
[0014]图1是本技术所述的具有防干扰牛角盘电路板测试治具实施例的结构示意图;
[0015]图2是本技术所述的具有防干扰牛角盘电路板测试治具实施例中牛角盘的局部结构示意图;
[0016]图3是本技术所述的具有防干扰牛角盘电路板测试治具实施例中牛角盘的局部剖视结构示意图。
[0017]附图标记说明:1、针盘,11、测试探针,2、线盘,21、导电线,3、测试连接口,31、牛角盘,32、牛角针,33、屏蔽点,34、屏蔽件,35、导线。
具体实施方式
[0018]为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本技术,并不用于限定本技术。
[0019]参见图1至3,本技术实施例所述的具有防干扰牛角盘电路板测试治具,包括有针盘1、线盘2和测试连接口3;所述针盘1上设置有若干根测试探针11,所述测试探针11可上下运动地间隔设置在针盘1上,并贯穿针盘1的上下表面;所述线盘2上设置有间隔设置的多条导电线21,多条所述导电线21贯穿线盘2 的上下表面,且其一端(即靠近针盘1的一端)在测试时与针盘1上受压下移的测试探针11导通连接,另一端(即远离针盘1的一端)连接在测试连接口3 的牛角盘31上。
[0020]其中,所述牛角盘31的每根牛角针32四周设置有屏蔽结构。所述屏蔽结构具体为:该屏蔽结构包括设置在牛角盘31上的若干屏蔽点33,且位于每根牛角针32四周的两个以上屏蔽点33依次导通连接成环状。
[0021]在一种可能实现的方案中,所述屏蔽点33是设置在牛角盘31上的焊点,位于每根牛角针32四周的多个焊点通过导线依次焊接一起,呈环状,形成屏蔽环。
[0022]这样,本技术所述治具在进行电路板测试过程,能够通过牛角盘31上设有的屏蔽结构将测试过程产生的静电屏蔽掉,避免对测试信号造成干扰,从而提高测试结果的准确度和测试稳定性、可靠性。
[0023]作为本技术一优选方案,如图3所示,所述牛角盘31的两侧表面均设有所述屏蔽点33,两侧表面的所述屏蔽点33两两成对地导通连接。
[0024]具体结构为,位于每根所述牛角针32四周的牛角盘31上设有贯穿两侧表面的屏蔽件34,所述屏蔽件34的两端穿出牛角盘31两侧表面,形成所述屏蔽点33。
[0025]更具体地,所述屏蔽件34为导通件,所述导通件伸出牛角盘31两侧表面形成屏蔽点33(焊点),且相邻两个屏蔽点33之间通过导线35导通连接。
[0026]这样,本技术所述治具通过在牛角盘31的两侧表面设置导通连接的屏蔽结构,进一步增强了对每根牛角针32的静电屏蔽效果,使治具的防静电干扰能力提升,进而提升测试准确度、稳定性和可靠性。
[0027]当然,本技术所可以将每根牛角针32四周的屏蔽环连接一起,进一步扩大屏蔽结构的屏蔽能力,屏蔽效果更好,如图2。
[0028]上述实施方式仅为本技术的优选实施方式,不能以此来限定本技术保护的范围,本领域的技术人员在本技术的基础上所做的任何非实质性的变化及替换均属于本技术所要求保护的范围。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种具有防干扰牛角盘电路板测试治具,包括有针盘(1)、线盘(2)和测试连接口(3);所述针盘(1)上设置有若干根测试探针(11),所述测试探针(11)可上下运动地间隔设置在针盘(1)上,并贯穿针盘(1)的上下表面;所述线盘(2)上穿设有间隔设置的多条导电线(21),多条所述导电线(21)的一端在测试时与针盘(1)上受压下移的测试探针(11)导通连接,另一端连接在测试连接口(3)的牛角盘(31)上;其特征在于,所述牛角盘(31)的每根牛角针(32)四周设置有屏蔽结构。2.根据权利要求1所述的具有防干扰牛角盘电路板测试治具,其特征在于,所述屏蔽结构包括设置在牛角盘(31)上的若干屏蔽点(33),且位于每根牛角针(32)四周的两个以上屏蔽点(33)依次导通连接成环状,形成屏蔽环。3.根据...

【专利技术属性】
技术研发人员:郭红建
申请(专利权)人:珠海中探电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1