一种基于多核DSP架构的六维杂波图建立方法技术

技术编号:36424818 阅读:27 留言:0更新日期:2023-01-20 22:34
本发明专利技术涉及一种基于多核DSP架构的多维杂波图的建立方法,利用4XSRIO高速数据传输串口由FPGA传送MTD数据给六个核,满足六个核并行处理不同俯仰波束的杂波图的需求,利用DDR3SDRAM强大的数据存储能力建立包含距离、频率、方位、俯仰、PRI以及模式信息在内的六维杂波图,利用DDR3SDRAM翻页功能,将不同模式下的杂波图进行分区管理,在模式切换时根据当前模式对对应区号下的杂波空间进行更新,对其他区号的杂波空间保留前期状态,保证每一个模式下的杂波图总是实时有效。本发明专利技术适应于目前大部分的复杂搜索雷达系统,可以实时获得划分精度高,覆盖范围广,适应多种环境的复杂杂波图。适应多种环境的复杂杂波图。适应多种环境的复杂杂波图。

【技术实现步骤摘要】
一种基于多核DSP架构的六维杂波图建立方法


[0001]本专利技术属于雷达
,涉及一种基于多核DSP架构的六维杂波图的建立,可适用于不同雷达信号处理机的杂波处理需求,满足多种场景和工作模式下的杂波图的实时建立及更新,能更加灵活高效的建立精细化杂波图,降低虚警。

技术介绍

[0002]杂波图是雷达威力范围内存储在存储器内的杂波强度分布图。随着电磁环境的日益复杂,现代雷达系统越来越复杂,要求作用距离足够远,波束覆盖范围足够宽,现代雷达要求信号处理能够实时地记录尽量全面的杂波信息、处理杂波以及分析杂波的实时变化以便及时应对杂波对有效目标的干扰,因此对杂波图提出了很多新的要求:杂波图存储量要足够大、杂波更新速度快、杂波更新状态及杂波迭代系数能够随着检测目标的类型及应用环境的变化实时进行调整等等。虽然如今的集成电路技术得到了飞速发展,高性能单核DSP芯片的内核频率已能达到1GHz及以上,通常,为了满足系统对处理速度、数据吞吐能力的要求,一般在信号处理板上集成有多片DSP的结构,有的甚至使用多块信号处理板进行同时处理,虽然这种设计在整体处理性能上会有本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种基于多核DSP架构的六维杂波图建立方法,其特征在于步骤如下:步骤一:系统上电后,主核对SRIO接口、DDR3进行配置,对DDR3空间进行分区,将模式号与区号进行关联,对DDR3依次执行翻页操作,计算该模式下的存储容量大小,开辟相应大小的杂波空间;步骤二:主核进入按CPI周期工作阶段,实时接收上位机命令,解析控制参数,获得当前的工作模式,根据模式获得杂波图参数向量表[R_NUM、F_NUM、EL_NUM、AZ_NO、PRI_NO、MODE_NO、K
IOC
],R_NUM、F_NUM、EL_NUM分别为距离点数、频率点数、俯仰波束个数;AZ_NO、PRI_NO、MODE_NO分别为当前周期下方位码盘所处方位区号、PRI参差号以及模式对应的区号,K
IOC
为杂波图迭代系数;参数表准备就绪后放置到每个核的L2中,地址为(SHARED_LL2+No
core
×
0X1000000),SHARED_LL2=0X1087FF00,No
core
为核号;步骤三:主核根据工作状态控制从核的处理方式,首先判断当前模式是否为上电后首次工作,如果是,主核置对应杂波块的杂波初始状态标志字为ENABLE,表示从核对该块杂波进行杂波图单周期快速建立,否则为DISABLE,从核进行杂波图常规更新工作;其次主核判断雷达系统当前是否为寂静状态,如果寂静打开杂波图静默开关否则关闭;最后,将当前模式与前一周期模式进行对比,若发生变化,模式计数器从0开始按CPI周期计数,同时打开杂波图静默开关,防止模式切换初期无效数据被用于杂波图更新,破坏原有的有效杂波图,当计数器为2、3、4、5时关闭杂波图静默开关,重新开始杂波图更新工作;杂波初始状态标识字和静默状态字都存放在每个核的L2中,地址为(SHARED_LL2+No
core
×
0X1000000+0X00000040),SHARED_LL2=0X1087FF00,No
core
为核号;步骤四:首先从核1到6从对应的地址SHARED_LL2+No
core
×
0X1000000+0X00000040读取工作状态字,查询杂波静默状态字,判断为ENABLE从核不接收来自FPGA的数据,进入空闲状态,否则从核正常工作;其次从核判断初始状态标识字是否为ENABLE,如果是,从核初始化杂波图单周期使能矩阵,...

【专利技术属性】
技术研发人员:刘冰徐飞雷圆圆李晓斌刘畅
申请(专利权)人:西安电子工程研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1