像素和显示装置制造方法及图纸

技术编号:36372603 阅读:14 留言:0更新日期:2023-01-18 09:31
提供了像素和显示装置。该像素包括:发光二极管;第一晶体管;连接在第一节点与第一晶体管的栅电极之间的第一电容器;第二晶体管,包括电连接到第一晶体管的栅电极的第一电极、第二电极和接收第一扫描信号的栅电极;以及第三晶体管,包括电连接到第二晶体管的第二电极的第一电极、电连接到第三电压线的第二电极和接收第二扫描信号的栅电极。在初始化时段期间,从第三电压线提供的初始化电压通过第三晶体管和第二晶体管被提供到第一晶体管的栅电极,并且当初始化时段结束时,第二晶体管和第三晶体管中的至少一个被截止。三晶体管中的至少一个被截止。三晶体管中的至少一个被截止。

【技术实现步骤摘要】
像素和显示装置
[0001]本申请要求于2021年7月12日提交的韩国专利申请第10

2021

0091251号的优先权以及从中获得的所有权益,该韩国专利申请的内容通过引用以其整体并入本文。


[0002]本公开涉及像素和包括该像素的显示装置。

技术介绍

[0003]显示装置之中的有机发光显示装置使用通过电子和空穴的复合发射光的有机发光二极管来显示图像。有机发光显示装置具有快速响应速度和低功耗的优点。
[0004]有机发光显示装置包括连接到数据线和扫描线的像素。典型地,像素中的每个包括有机发光二极管以及用于控制流过有机发光二极管的电流量的电路单元。有机发光二极管生成与从电路单元传送的电流量对应的规定亮度的光。

技术实现思路

[0005]本公开提供了能够在各种驱动频率下操作的像素和显示装置。
[0006]本专利技术的实施例提供了一种像素,包括:第一晶体管,包括电连接到接收第一电压的第一电压线的第一电极、第二电极和栅电极;连接在第一节点与第一晶体管的栅电极之间的第一电容器;发光二极管,包括电连接到第一晶体管的第二电极的第一电极和连接到接收第二电压的第二电压线的第二电极;第二晶体管,包括电连接到第一晶体管的栅电极的第一电极、第二电极和接收第一扫描信号的栅电极;以及第三晶体管,包括电连接到第二晶体管的第二电极的第一电极、电连接到第三电压线的第二电极和接收第二扫描信号的栅电极。在初始化时段期间,从第三电压线提供的初始化电压通过第三晶体管和第二晶体管被提供到第一晶体管的栅电极,并且当初始化时段结束时,第二晶体管和第三晶体管中的至少一个被截止。
[0007]在本专利技术的实施例中,一种显示装置包括:像素,连接到第一扫描线、第二扫描线和数据线;扫描驱动电路,将第一扫描信号和第二扫描信号分别输出到第一扫描线和第二扫描线;数据驱动电路,在驱动时段期间将数据信号输出到数据线,并且在偏置时段期间将偏置信号输出到数据线;以及驱动控制器,控制扫描驱动电路和数据驱动电路。像素包括:第一晶体管,包括电连接到接收第一电压的第一电压线的第一电极、第二电极和栅电极;连接在第一节点与第一晶体管的栅电极之间的第一电容器;发光二极管,包括电连接到第一晶体管的第二电极的第一电极和连接到接收第二电压的第二电压线的第二电极;第二晶体管,包括电连接到第一晶体管的栅电极的第一电极、第二电极和接收第一扫描信号的栅电极;以及第三晶体管,包括电连接到第二晶体管的第二电极的第一电极、电连接到第三电压线的第二电极和接收第二扫描信号的栅电极。在驱动时段中的初始化时段期间,从第三电压线提供的初始化电压通过第三晶体管和第二晶体管被提供到第一晶体管的栅电极,并且在偏置时段期间,第二晶体管和第三晶体管中的至少一个被截止。
[0008]在本专利技术的实施例中,一种像素包括:第一晶体管,包括电连接到接收第一电压的第一电压线的第一电极、第二电极和栅电极;连接在第一节点与第一晶体管的栅电极之间的第一电容器;发光二极管,包括电连接到第一晶体管的第二电极的第一电极和连接到接收第二电压的第二电压线的第二电极;第二晶体管,包括电连接到第一晶体管的栅电极的第一电极、连接到第三电压线的第二电极和接收第一扫描信号的栅电极;以及第三晶体管,包括电连接到第一晶体管的第一电极的第一电极、连接到第一节点的第二电极和接收第二扫描信号的栅电极,其中在初始化时段和补偿时段中的每个期间,从第三电压线提供的初始化电压通过第二晶体管被提供到第一晶体管的栅电极,并且在初始化时段和补偿时段中的每个中,第三晶体管处于导通状态。
附图说明
[0009]附图被包括以提供对本专利技术的进一步理解,并且附图被并入本说明书中并构成本说明书的一部分。附图示出了本专利技术的实施例,并且与描述一起用于说明本专利技术的原理。在附图中:
[0010]图1是根据本专利技术的实施例的显示装置的框图;
[0011]图2是根据本专利技术的实施例的像素的等效电路图;
[0012]图3A、图3B和图3C是用于说明显示装置的操作的时序图;
[0013]图4是用于说明图2中所示的像素的驱动时段和偏置时段中的操作的扫描信号和发光控制信号的时序图;
[0014]图5A至图5F是用于说明图2中所示的像素的图4中所示的第一时段至第六时段中的相应操作的图;
[0015]图6是根据本专利技术的另一实施例的显示装置的框图;
[0016]图7是根据本专利技术的另一实施例的像素的等效电路图;
[0017]图8是用于说明图7中所示的像素的驱动时段和偏置时段中的操作的扫描信号和发光控制信号的时序图;
[0018]图9A至图9F是用于说明图7中所示的像素的图8中所示的第一时段至第六时段中的操作的图;
[0019]图10是根据本专利技术的又一实施例的像素的等效电路图;
[0020]图11是根据本专利技术的再一实施例的像素的等效电路图;
[0021]图12是根据本专利技术的另一实施例的像素的等效电路图;
[0022]图13是根据本专利技术的又一实施例的像素的等效电路图;
[0023]图14是用于说明图13中所示的像素的操作的扫描信号和发光控制信号的时序图;
[0024]图15是用于说明图2中所示的像素的驱动时段和偏置时段中的操作的扫描信号和发光控制信号的时序图;
[0025]图16是用于说明图2中所示的像素的图15中所示的第一时段中的操作的图;
[0026]图17是用于说明图7中所示的像素的驱动时段和偏置时段中的操作的扫描信号和发光控制信号的时序图;
[0027]图18是用于说明图7中所示的像素的图17中所示的第一时段中的操作的图;以及
[0028]图19是示出根据本专利技术的实施例的像素的一部分的截面图。
具体实施方式
[0029]将理解,当元件或层被称为在另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,该元件或层能够直接在另一元件或层上、直接连接到或直接耦接到另一元件或层,或者可以存在居间的第三元件或层。
[0030]附图中相同的附图标记指代相同的元件。另外,在附图中,为了
技术实现思路
的有效描述,夸大了元件的厚度和比例以及尺寸。本文中使用的用语仅用于描述具体实施例的目的,而不旨在限制。除非上下文另外清楚地指示,否则如本文中使用的,“一(a)”、“一(an)”、“该”和“至少一个”不表示数量的限制,并且旨在包括单数和复数两者。例如,除非上下文另外清楚地指示,否则“元件”具有与“至少一个元件”相同的含义。“至少一个”不被解释为限于“一(a)”或“一(an)”。“或”意味着“和/或”。术语“和/或”包括相关联的项目中的一个或多个的任何和所有组合。
[0031]诸如“第一”、“第二”等术语可以用于描述各种组件,但这些组件不应受术语限制。这些术语仅用于将一个元件与另一元件区分开。例如,在不脱离本公开的范围的情况下,第一组件可以被称为第二组件,或者类似地,第二组件可以被称为第一组件。除非上下文另外清楚地本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素,包括:第一晶体管,包括电连接到接收第一电压的第一电压线的第一电极、第二电极和栅电极;第一电容器,连接在第一节点与所述第一晶体管的所述栅电极之间;发光二极管,包括电连接到所述第一晶体管的所述第二电极的第一电极和连接到接收第二电压的第二电压线的第二电极;第二晶体管,包括电连接到所述第一晶体管的所述栅电极的第一电极、第二电极和接收第一扫描信号的栅电极;以及第三晶体管,包括电连接到所述第二晶体管的所述第二电极的第一电极、电连接到第三电压线的第二电极和接收第二扫描信号的栅电极,其中,在初始化时段期间,从所述第三电压线提供的初始化电压通过所述第三晶体管和所述第二晶体管被提供到所述第一晶体管的所述栅电极,并且其中,当所述初始化时段结束时,所述第二晶体管和所述第三晶体管中的至少一个被截止。2.根据权利要求1所述的像素,进一步包括:第四晶体管,包括连接到所述第一晶体管的所述第一电极的第一电极、连接到所述第一节点的第二电极和接收所述第一扫描信号的栅电极。3.根据权利要求2所述的像素,其中,在所述初始化时段期间,所述第四晶体管被导通,并且所述第一节点的电压电平等于所述初始化电压和所述第一晶体管的阈值电压的和。4.根据权利要求3所述的像素,进一步包括:第五晶体管,包括连接到所述第一电压线的第一电极、连接到所述第一晶体管的所述第一电极的第二电极和接收第一发光控制信号的栅电极;第六晶体管,包括连接到所述第一晶体管的所述第二电极的第一电极、连接到所述发光二极管的所述第一电极的第二电极和接收第二发光控制信号的栅电极;第七晶体管,包括连接到所述发光二极管的所述第一电极的第一电极、连接到第四电压线的第二电极和接收所述第二扫描信号的栅电极;以及第八晶体管,包括连接到数据线的第一电极、连接到所述第一晶体管的所述第一电极的第二电极和接收第三扫描信号的栅电极。5.根据权利要求4所述的像素,其中,在所述初始化时段之后的写入时段期间提供到所述数据线的数据信号通过所述第八晶体管和所述第四晶体管被传送到所述第一节点。6.根据权利要求4所述的像素,进一步包括:第二电容器,连接在所述第一电压线与所述第一节点之间。7.根据权利要求4所述的像素,其中,所述初始化时段包括第一时段和第二时段,其中,在所述第一时段期间,所述第五晶体管被导通,并且所述第六晶体管被截止,并且其中,在所述第二时段期间,所述第五晶体管被截止,并且所述第六晶体管被导通。8.根据权利要求4所述的像素,其中,在所述初始化时段期间,所述第五晶体管被截止,并且所述第六晶体管被导通。9.根据权利要求1所述的像素,其中,一帧包括驱动时段和偏置时段,
其中,所述驱动时段包括所述初始化时段。10.根据权利要求9所述的像素,其中,所述第二晶体管和所述第三晶体管中的至少一个在所述偏置时段期间处于截止状态。11.根据权利要求9所述的像素,其中,所述第二晶体管是N型晶体管,并且所述第三晶体管是P型晶体管。12.根据权利要求11所述的像素,其中,所述第二晶体管在所述偏置时段期间保持截止状态。13.根据权利要求1...

【专利技术属性】
技术研发人员:朴埈贤姜章美郑珉在郑美惠
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1