基于时钟相位调整的同步电路制造技术

技术编号:35917650 阅读:21 留言:0更新日期:2022-12-10 11:00
本发明专利技术提供一种基于时钟相位调整的同步电路,包括:时钟分频电路,用于对输入的系统时钟产生分频时钟信号;相位检测电路,与所述时钟分频电路连接,用于根据输入的同步参考信号和所述分频时钟信号获取相位偏移值;相位调整电路,与所述时钟分频电路和所述相位检测电路连接,用于根据所述相位偏移值调整输入的所述分频时钟信号的相位,得到相位调整后的所述分频时钟信号;同步器电路,与所述相位调整电路连接,用于根据相位调整后的所述分频时钟信号和所述同步参考信号获取本地同步参考信号。本发明专利技术能够根据参考信号和分频时钟的相位关系实时快速调整时钟相位,不丢失时钟的采样边沿,可应用于对采样精度要求较高的集成电路中。中。中。

【技术实现步骤摘要】
基于时钟相位调整的同步电路


[0001]本专利技术属于集成电路
,具体涉及到一种基于时钟相位调整的同步电路。

技术介绍

[0002]多芯片同步技术广泛应用于通信、雷达、分布式数据采集等需要确定时间关系的系统中,用于多个芯片或子系统之间的时间协同;系统级的同步一般是采用高精度的时钟源或者同源脉冲信号作为参考信号sysref,参考信号分发到各个子系统时有确定的延时,在各子系统内部用参考信号sysref同步本地时钟,从而将所有的子系统同步到同一个参考信号sysref。
[0003]在现有的技术中,将本地时钟同步到参考信号sysref的方法主要是使用参考信号sysref强制将时钟信号相位清零来实现,这种方法的优点是实现电路简单,只需要模拟电路设计出相位清零电路即可实现,缺点是这种方案对参考信号sysref要求较高,sysref的偏移(skew)和抖动(jitter)会造成时钟边沿的丢失。

技术实现思路

[0004]本专利技术提供一种基于时钟相位调整的同步电路,以解决现有的同步方法中对参考信号要求高,易造成造成时钟边沿丢失的问题。
[0005]基于上述目的,本专利技术实施例提供了一种基于时钟相位调整的同步电路,包括:时钟分频电路,用于对输入的系统时钟产生分频时钟信号;相位检测电路,与所述时钟分频电路连接,用于根据输入的同步参考信号和所述分频时钟信号获取相位偏移值;相位调整电路,与所述时钟分频电路和所述相位检测电路连接,用于根据所述相位偏移值调整输入的所述分频时钟信号的相位,得到相位调整后的所述分频时钟信号;同步器电路,与所述相位调整电路连接,用于根据相位调整后的所述分频时钟信号和所述同步参考信号获取本地同步参考信号。
[0006]可选的,所述时钟分频电路对所述系统时钟进行分频处理,获取需要的n分频时钟信号,n=2
N
,N为整数。
[0007]可选的,所述时钟分频电路对所述系统时钟进行分频处理,获取N+1个分频时钟信号,其中第i个分频时钟信号为2
i
‑1分频时钟信号,i=1,2,

,N+1。
[0008]可选的,所述相位检测电路检测所述同步参考信号与所述分频时钟信号的相位关系,并根据所述相位关系获取n比特位的相位偏移值。
[0009]可选的,所述相位检测电路以半个系统时钟为单位,多次采集获取相位偏移值,并对多次采集结果进行算术平均,得到最终的所述相位偏移值。
[0010]可选的,所述相位调整电路将输入的所述时钟分频信号的相位偏移所述相位偏移值,得到与所述同步参考信号同步的相位调整后的所述分频时钟信号。
[0011]可选的,所述相位调整电路根据所述相位偏移值以所述系统时钟的半周期为步进,在0至2
N

1个半周期的2
N
个相位之间切换,得到与所述同步参考信号同步的相位调整后
的所述分频时钟信号。
[0012]可选的,所述同步器电路根据相位调整后的所述分频时钟信号对所述同步参考信号进行采样,得到所述本地同步参考信号。
[0013]可选的,所述同步器电路还根据调整后的所述分频时钟信号和所述同步参考信号之间的相位关系判断是否发生相位偏移,并根据相位偏移情况向所述相位调整电路返回一组控制字。
[0014]可选的,所述相位调整电路根据所述控制字、所述相位偏移值进一步调整所述分频时钟信号的相位,以对相位重新进行同步。
[0015]本专利技术的有益效果是,从上述叙述可以看出,本专利技术实施例提供的一种基于时钟相位调整的同步电路包括:时钟分频电路,用于对输入的系统时钟产生分频时钟信号;相位检测电路,与所述时钟分频电路连接,用于根据输入的同步参考信号和所述分频时钟信号获取相位偏移值;相位调整电路,与所述时钟分频电路和所述相位检测电路连接,用于根据所述相位偏移值调整输入的所述分频时钟信号的相位,得到相位调整后的所述分频时钟信号;同步器电路,与所述相位调整电路连接,用于根据相位调整后的所述分频时钟信号和所述同步参考信号获取本地同步参考信号,提供了一种基于时钟相位调整的多芯片同步方法,可以应用于将本地时钟同步到参考信号,根据参考信号和分频时钟的相位关系实时快速调整时钟相位,并且在调整过程中不丢失时钟的采样边沿,可应用于对采样精度要求较高的集成电路中。
附图说明
[0016]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1为本专利技术实施例中基于时钟相位调整的同步电路的结构示意图;
[0018]图2为本专利技术实施例中另一基于时钟相位调整的同步电路的结构示意图;
[0019]图3为本专利技术实施例中4分频时钟信号与同步参考信号相位示意图;
[0020]图4为本专利技术实施例中的相位调整后的所述分频时钟信号示意图;
[0021]图5为本专利技术实施例中同步前同步参考信号与本地同步参考信号相位关系示意图;
[0022]图6为本专利技术实施例中同步后同步参考信号与本地同步参考信号相位关系示意图。
具体实施方式
[0023]为使本公开的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本公开进一步详细说明。
[0024]需要说明的是,除非另外定义,本专利技术实施例使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本专利技术实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的
组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
[0025]本专利技术实施例提供了一种基于时钟相位调整的同步电路,如图1所示,同步电路包括:时钟分频电路10、相位检测电路11、相位调整电路12以及同步器电路13。时钟分频电路10用于对输入的系统时钟产生分频时钟信号;相位检测电路11与所述时钟分频电路10连接,用于根据输入的同步参考信号和所述分频时钟信号获取相位偏移值;相位调整电路12与所述时钟分频电路10和所述相位检测电路11连接,用于根据所述相位偏移值调整输入的所述分频时钟信号的相位,得到相位调整后的所述分频时钟信号;同步器电路13与所述相位调整电路12连接,用于根据相位调整后的所述分频时钟信号和所述同步参考信号获取本地同步参考信号,不丢失时钟的采样边沿,提高了采样的准确度与精确度,可应用于对采样精度要求较高的集成电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于时钟相位调整的同步电路,其特征是,所述同步电路包括:时钟分频电路,用于对输入的系统时钟产生分频时钟信号;相位检测电路,与所述时钟分频电路连接,用于根据输入的同步参考信号和所述分频时钟信号获取相位偏移值;相位调整电路,与所述时钟分频电路和所述相位检测电路连接,用于根据所述相位偏移值调整输入的所述分频时钟信号的相位,得到相位调整后的所述分频时钟信号;同步器电路,与所述相位调整电路连接,用于根据相位调整后的所述分频时钟信号和所述同步参考信号获取本地同步参考信号。2.如权利要求1所述的同步电路,其特征是,所述时钟分频电路对所述系统时钟进行分频处理,获取需要的n分频时钟信号,n=2
N
,N为整数。3.如权利要求2所述的同步电路,其特征是,所述时钟分频电路对所述系统时钟进行分频处理,获取N+1个分频时钟信号,其中第i个分频时钟信号为2
i
‑1分频时钟信号,i=1,2,

,N+1。4.如权利要求3所述的同步电路,其特征是,所述相位检测电路检测所述同步参考信号与所述分频时钟信号的相位关系,并根据所述相位关系获取n比特位的相位偏移值。5.如权利要求4所述的同步电路,其特征...

【专利技术属性】
技术研发人员:程千元陈杨吴和然
申请(专利权)人:长沙泰科阳微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1