提高保持时间的电路制造技术

技术编号:35869914 阅读:10 留言:0更新日期:2022-12-07 11:04
本申请涉及一种提高保持时间的电路,包括:升压变换器、电容、开关组、控制开关,以及浪涌保护件;其中,控制开关具有输入电源正常的关闭状态,及输入电源断电的开启状态,控制开关处于关闭状态时,两个电容充电;控制开关处于开启状态时,第一电容为第二电容充电;从而在提高了保持时间的同时,也避免了因为设置Baby Boost电路而导致的成本增加和体积变大,并且也可以去除在PFC正常工作时Baby Boost电路上的电感所带来的损耗,提高PFC的效率。提高PFC的效率。提高PFC的效率。

【技术实现步骤摘要】
提高保持时间的电路


[0001]本申请涉及一种提高保持时间的电路,属于功率因数校正领域。

技术介绍

[0002]随着现代工业的高速发展,电力系统的非线性负荷日益增多。这些非线性负荷产生的谐波电流注入到电网,使公用电网的电压波形产生畸变,严重地污染了电网的环境,为减小和消除谐波,应进行功率因数校正(PowerFactor Correct,PFC),从而获得接近正弦波的输入电流及接近1的功率因数。
[0003]在突然断电的情况下,许多电子设备、仪器来不及做出反应,从而造成数据的丢失或者服务的中断。因此越来越多的电子设备、仪器要求提供掉电保持功能。为了实现该功能,通常做法为在PFC的输出端与用电负载之间增加储能电容,通过断电之后储能电容的放电来使得负载可以继续工作一段时间。但现有的PFC与负载之间一般通过D2D模块进行连接,而D2D模块是需要较高的电容输出电压才能保持输出稳定,当电容的输出电压不在D2D模块的输入范围之后,电容的电压就无法传递到负载上。
[0004]为保持较长的掉电保持时间,现有技术中的PFC,尤其是输出端设置有两个或两个以上储能电容的PFC,会通过增添额外的Baby Boost电路的方式来实现较长的掉电保持时间,如说明书附图中的图2所示电路,在断电之后,其可以通过Baby Boost电路将C1的电量传递至C2上来增加储能电容的输出电压在D2D的输入范围之间的时间,进而使得整个电路可以保持较长的掉电保持时间。
[0005]但上述保持较长的掉电保持时间的电路设置方式一方面由于增加了一整个Baby Boost电路,电路的整体成本和体积都会增加,并且PFC在正常工作时还会增加一个电感和二极管的导通所带来的损耗,进而导致PFC效率变低。
[0006]因此,有必要对现有技术予以改良以克服现有技术中的所述缺陷。

技术实现思路

[0007]本申请的目的在于提供一种成本低、体积小且效率高的提高保持时间的电路。
[0008]本申请的目的是通过以下技术方案实现:一种提高保持时间的电路,适于通过D2D模块与外部负载连接,包括:
[0009]升压变换器,设置有至少两路,至少两路所述升压变换器输入并联连接;
[0010]电容,设置有至少两个,包括第一电容、及适于连接所述D2D模块的第二电容,每个所述电容与至少一路所述升压变换器的输出端电性连接;
[0011]开关组,与至少两个所述电容的正极极板或负极极板或正极极板与负极极板电性连接;
[0012]控制开关,连接至少一路所述升压变换器的输入端与所述第一电容;以及
[0013]浪涌保护件,与至少两路所述升压变换器和所述控制开关并联;
[0014]其中,所述控制开关具有输入电源正常的关闭状态,及输入电源断电的开启状态,
所述控制开关处于所述关闭状态时,两个所述电容充电;所述控制开关处于所述开启状态时,所述第一电容为所述第二电容充电。
[0015]进一步地,所述升压变换器为Boost电路或者buck

Boost电路。
[0016]进一步地,所述提高保持时间的电路还包括电性连接所述输入电源和所述升压变换器的输入开关模块;
[0017]所述控制开关处于所述开启状态时,所述输入开关模块处于阻断状态。
[0018]进一步地,所述输入开关模块为整流桥或relay。
[0019]进一步地,所述升压变换器包括输入端与所述输入开关模块的正极连接的电感、及一端与所述电感的输出端连接且另一端与所述输入开关模块的负极连接的升压开关管。
[0020]进一步地,所述第一电容和所述第二电容的连接线路上设置有第一开关件。
[0021]进一步地,所述第一开关件为慢速二极管。
[0022]进一步地,所述第二电容的容量小于所述第一电容的容量的两倍。
[0023]进一步地,所述控制开关为MOSFET,IGBT,GaN或晶闸管中的一种。
[0024]进一步地,所述开关组包括与两路所述升压变换器中的一路连接的第一开关管、及与两路所述升压变换器中的另一路连接的第二开关管;
[0025]所述第一开关管和所述第二开关管均为二极管、MOSFET、IGBT或GaN中的一种。
[0026]与现有技术相比,本申请具有如下有益效果:本申请通过利用原PFC中的一个升压变换器来代替现有技术中另外设置的Baby Boost电路,在提高了保持时间的同时,也避免了因为设置Baby Boost电路而导致的成本增加和体积变大,并且也可以去除在PFC正常工作时Baby Boost电路上的电感所带来的损耗,提高PFC的效率。
【附图说明】
[0027]图1是本申请实施例提高保持时间的电路的结构示意图;
[0028]图2是
技术介绍
中现有技术的电路结构示意图。
【具体实施方式】
[0029]为使本申请的上述目的、特征和优点能够更为明显易懂,下面结合附图,对本申请的具体实施方式做详细的说明。可以理解的是,此处所描述的具体实施例仅用于解释本申请,而非对本申请的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本申请相关的部分而非全部结构。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
[0030]本申请中的术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0031]在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
[0032]请参阅图1所示,本申请实施例所示的一种提高保持时间的电路,适于通过D2D模块与外部负载连接,包括升压变换器、电容、开关组、控制开关Q3、以及浪涌保护件D5,其中升压变换器设置有至少两路,至少两路升压变换器输入并联连接,以形成两个升压回路,电容也相应设置有至少两个,包括第一电容C1及与D2D模块连接的第二电容C2,每个电容与至少一路升压变换器的输出端电性连接,由于第二电容C2需要作为本申请提高保持时间的电路的输出端与D2D进行连接,因此第二电容C2处的电压是要大于第一电容C1处的电压的。
[0033]开关组与至少两个电容的正极极板或负极极板或正极极板与负极极板电性连接,用以防止至少两个电容对地放电。控制开关Q3连接至少一路升压变换器的输出端与第一电容C1。浪涌保护件D5适于与至少两路升压变换器并联,以减少浪涌电压对升压变换器的冲击并产生冲击电流以对第一电容C1和第二电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种提高保持时间的电路,适于通过D2D模块与外部负载连接,其特征在于,包括:升压变换器,设置有至少两路,至少两路所述升压变换器输入并联连接;电容,设置有至少两个,包括第一电容、及适于连接所述D2D模块的第二电容,每个所述电容与至少一路所述升压变换器的输出端电性连接;开关组,与至少两个所述电容的正极极板或负极极板或正极极板与负极极板电性连接;控制开关,连接至少一路所述升压变换器的输入端与所述第一电容;以及浪涌保护件,与至少两路所述升压变换器和所述控制开关并联;其中,所述控制开关具有输入电源正常的关闭状态,及输入电源断电的开启状态,所述控制开关处于所述关闭状态时,两个所述电容充电;所述控制开关处于所述开启状态时,所述第一电容为所述第二电容充电。2.如权利要求1所述的提高保持时间的电路,其特征在于,所述升压变换器为Boost电路或者buck

Boost电路。3.如权利要求2所述的提高保持时间的电路,其特征在于,所述提高保持时间的电路还包括电性连接所述输入电源和所述升压变换器的输入开关模块;所述控制开关处于所述开启状态时,所述输入开关...

【专利技术属性】
技术研发人员:蔡超峰
申请(专利权)人:苏州悉智科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1