用于存储器的接口协议配置制造技术

技术编号:35809209 阅读:11 留言:0更新日期:2022-12-03 13:28
设备和方法可涉及配置用于存储器的接口协议。接口协议可利用存储器装置的接口的引脚来定义由存储器装置接收到的命令。可利用通过所述存储器装置的所述引脚提供的信号的解码器来实施由存储器装置使用的接口协议。可通过设置存储器装置的模式寄存器来选择由所述存储器装置利用的所述解码器。储器装置利用的所述解码器。储器装置利用的所述解码器。

【技术实现步骤摘要】
【国外来华专利技术】用于存储器的接口协议配置


[0001]本公开大体上涉及存储器,且更确切地说,涉及与配置用于存储器的接口协议相关联的设备和方法。

技术介绍

[0002]存储器装置通常提供为计算机或其它电子装置中的内部、半导体、集成电路。存在许多不同类型的存储器,包含易失性和非易失性存储器。易失性存储器可能需要电力来维持其数据,且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)和同步动态随机存取存储器(SDRAM)等。非易失性存储器可通过在未被供电时保持所存储数据来提供永久性数据,且可包含NAND快闪存储器、NOR快闪存储器、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、可擦除可编程ROM(EPROM)和电阻可变存储器,例如相变随机存取存储器(PCRAM)、电阻性随机存取存储器(RRAM)和磁阻随机存取存储器(MRAM)等。
[0003]还利用存储器作为用于广泛范围的电子应用的易失性和非易失性数据存储装置,所述电子应用包含但不限于个人计算机、便携式存储棒、数码相机、蜂窝电话、便携式音乐播放器(例如MP3播放器)、电影播放器和其它电子装置。存储器单元可布置成阵列,其中所述阵列用于存储器装置中。
[0004]可利用接口协议向存储器提供命令。提供到存储器的命令可为预定义的且可用于控制存储器的功能。
附图说明
[0005]图1为根据本公开的数个实施例的呈包含存储器装置的计算系统形式的设备的框图。
[0006]图2为根据本公开的数个实施例的呈包含解码块的存储器装置形式的设备的框图。
[0007]图3为根据本公开的数个实施例的包含多个解码器的解码块的框图。
[0008]图4说明根据本公开的数个实施例的用于执行存储器中的操作的方法的实例流程图。
[0009]图5说明可在其内执行用于使得机器执行本文中所论述的各种方法的指令集的计算机系统的实例机器。
具体实施方式
[0010]本公开包含与配置用于存储器的接口协议相关的设备和方法。存储器装置可包含多个引脚。存储器装置可通过多个引脚接收多个信号。举例来说,存储器装置可通过多个引脚接收命令、地址和/或数据以及其它信号。如本文中所使用,多个引脚可将存储器装置物理地耦合到计算系统。存储器装置的引脚为实现存储器装置与计算系统之间的通信的物理接口。
[0011]在各种实例中,协议可定义多个引脚的使用。此协议在本文中描述为接口协议。接口协议可定义如何使用存储器装置的引脚和/或通过多个引脚接收何种类型的数据。举例来说,接口协议可定义引脚的第一部分用于命令,引脚的第二部分用于地址,和/或引脚的第三部分用于数据,以及引脚的其它使用。
[0012]接口协议被定义为存储器装置与存储器装置外部的装置之间的通信。如果装置如由接口协议所定义通信,那么其可顺应接口协议。可定义接口协议以使得存储器装置可从存储器装置外部的多个装置接收且处理信号,其中多个装置由多个不同提供者制造。接口协议的实例为双倍数据速率(例如,DDR 5)标准。在各种实例中,接口协议可由组织(例如,JEDEC)产生,这使得顺应接口协议的任何装置能够彼此通信而不增加定义用于多个装置的新接口协议的费用。
[0013]由于对存储器装置可具有的引脚的数量的限制,接口协议可在其定义装置之间的通信的能力方面受到限制。举例来说,存储器装置可具有168个引脚、184个引脚或240个引脚,以及可用于存储器装置的其它数量的引脚。引脚中的每一者可配置成传送特定命令、地址或数据。由于借以提供额外功能性的引脚的不可用性,可不将接口协议中未包含的额外功能性提供到存储器装置。
[0014]在数个实例中,可通过实施多个接口协议来克服引脚的数量的限制。可在利用多个解码器的单个装置中实施多个接口协议。可选择解码器以向装置提供对命令进行解码的能力。
[0015]图1为根据本公开的数个实施例的呈包含存储器装置103的计算系统100形式的设备的框图。如本文中所使用,例如,存储器装置103、存储器阵列110和/或主机102可能还单独地视为“设备”。
[0016]在此实例中,计算系统100包含经由接口104耦合到存储器装置103的主机102。计算系统100可为个人膝上型计算机、台式计算机、数码相机、移动电话、存储卡读卡器,或启用物联网(IoT)的装置,以及各种其它类型的系统。主机102可包含能够存取存储器的数个处理资源(例如,一或多个处理器、微处理器或某一其它类型的控制电路系统)。计算系统100可包含单独的集成电路,或主机102和存储器装置103两者可在同一集成电路上。举例来说,主机102可为包括多个存储器装置103的存储器系统的系统控制器,其中系统控制器提供例如中央处理单元(CPU)的另一处理资源对相应存储器装置103的存取。
[0017]在图1中所展示的实例中,主机102负责执行操作系统(OS)和/或可(例如,经由控制器电路系统105从存储器装置103)加载到其上的各种应用程序。可通过将用以存取包括OS和/或各种应用程序的数据的存取命令从主机102提供到存储器装置103来从存储器装置103加载OS和/或各种应用程序。主机102还可通过将用以检索用于执行OS和/或各种应用程序的数据的存取命令提供到存储器装置103来存取由OS和/或各种应用程序利用的所述数据。
[0018]为了清楚起见,已简化计算系统100以聚焦于与本公开特别相关的特征。举例来说,存储器阵列110可为DRAM阵列、SRAM阵列、STT RAM阵列、PCRAM阵列、TRAM阵列、RRAM阵列、NAND快闪阵列和/或NOR快闪阵列。阵列110可包括以通过存取线(其可在本文中称为字线或选择线)耦合的行以及由感测线(其可在本文中称为数字线或数据线)耦合的列布置的存储器单元。尽管图1中展示单个阵列110,但实施例不限于此。举例来说,存储器装置103可
包含数个阵列110(例如,数组DRAM单元)。
[0019]存储器装置103包含地址电路系统106以锁存经由接口104提供的地址信号。接口可包含例如物理接口,其采用合适的协议(例如,数据总线、地址总线和命令总线,或组合的数据/地址/命令总线)。此协议可为定制的或专用的,或接口104可采用例如外围组件互连高速(PCIe)、Gen

Z互连、加速器的高速缓存相干互连(CCIX)等标准化协议。地址信号由行解码108和列解码112接收且解码以存取存储器阵列110。可通过使用感测电路系统111感测感测线上的电压和/或电流变化而从存储器阵列110读取数据。感测电路系统111可包括例如感测放大器,所述感测放大器可读取且锁存来自存储器阵列110的数据的页(例如,行)。I/O电路系统107可用于经由接口104与主机102进行双向数据通信。读取/写入电路系统113用于将数据写入到存储器阵列110或从存储器阵列110读取数据。作为实例,电路系统113可包括各种驱动器、锁存电路系统等。
[0020]控制电路系统105对由主机102提供的信号进行解码。信号本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种方法,其包括:在第一模式中根据第一接口协议操作存储器装置的多个引脚,其中在所述第一模式中操作包含:根据所述第一接口协议对经由所述多个引脚从主机接收到的第一命令进行解码;以及根据所述第一接口协议对经由所述多个引脚接收到的信令的二进制值进行解译;在第二模式中根据第二接口协议操作所述存储器装置的所述多个引脚,其中在所述第二模式中操作包含:根据所述第二接口协议对经由所述多个引脚从所述主机接收到的第二命令进行解码;以及根据所述第二接口协议对经由所述接口的所述多个引脚接收到的信令的二进制值进行解译。2.根据权利要求1所述的方法,其中对所述第二命令进行解码包括对存储在所述存储器装置中的数据执行逻辑操作的命令进行解码。3.根据权利要求1所述的方法,其进一步包括响应于从主机接收设置命令而从标准化接口协议改变为非标准化接口协议。4.根据权利要求3所述的方法,其进一步包括响应于接收到改变操作模式的命令而将指示确认的信令传输到所述主机。5.根据权利要求1至4中任一权利要求所述的方法,其中根据所述第二接口协议操作所述存储器装置进一步包括接收且执行不顺应所述第一接口协议的命令。6.根据权利要求1至4中任一权利要求所述的方法,其进一步包括在所述第一接口协议或所述第二接口协议下配置所述多个引脚中的同一引脚以接收模式寄存器写入命令以选择所述第一模式或所述第二模式。7.根据权利要求1至4中任一权利要求所述的方法,其进一步包括:在所述第一接口协议下配置所述多个引脚中的第一引脚以接收模式寄存器写入命令以选择所述第二模式;以及在所述第二接口协议下配置所述多个引脚中的第二引脚以接收所述模式寄存器写入命令以选择所述第一模式,其中所述第一引脚和所述第二引脚是不同引脚。8.一种存储器设备,其包括:接口,其包括多个引脚;第一解码器,其耦合到所述接口,其中所述第一解码器配置成根据第一接口协议对经由所述多个引脚接收到的信令的二进制值进行解译;第二解码器,其耦合到所述接口,其中所述第二解码器配置成根据第二接口协议对经由所述多个引脚接收到的信令的二进制值进行解译;以及模式寄存器,其耦合到所述接口,其中所述模式寄存器配置成:经由所述接口接收设置命令;以及使得经由所述多个引脚接收到的随后接收到的命令由所述第一解码器或所述第二解码器基于所述设置命令进行解码。9.根据权利要求8所述的存储器设备,其中所述接口包含耦合到所述第一解码器、所述第二解码器和所述模式寄存器的多路复...

【专利技术属性】
技术研发人员:R
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1