【技术实现步骤摘要】
RS
‑
485电路与通信系统
[0001]本申请涉及一种通信接口电路,且特别是有关于一种RS
‑
485电路与通信系统。
技术介绍
[0002]RS
‑
485为常见的串行通信标准,是一种借由平衡发送和差分接收实现两个装置之间的通信方式。
[0003]基于RS
‑
485的电器特性为半双工模式(Half Duplex),使得通过RS
‑
485接口进行通信的两个装置之间不能同时进行数据发送和接收。因此,同一时间仅能有一个装置传送数据,若有另一装置需要传送数据时,需等待正在传送数据的装置完成数据的发送后才可进行。
[0004]一般而言,需要通过装置的处理模块(例如:微处理器、中央处理器或单芯片)输出控制信号至RS
‑
485接口芯片,以实现RS
‑
485接口芯片的数据收发状态的切换。然而上述方式存在因需要在装置的处理模块上增加额外的软件代码来实现状态切换的控制,而造成增加软件开发的工作量,浪费研发的人力资源的问题。
技术实现思路
[0005]本申请的主要目的在于提供一种RS
‑
485电路与通信系统,解决现有技术中存在因需要在装置的处理模块上增加额外的软件代码来实现状态切换的控制,而造成增加软件开发的工作量,浪费研发的人力资源的问题。
[0006]为了实现上述目的,本申请是这样实现的:
[0007]第一方面,提供了一种RS
‑ >485电路,设置于包括处理模块的电子装置中。RS
‑
485电路包括:RS
‑
485接口芯片、启动侦测器、内部集成电路总线与计数器。其中,RS
‑
485接口芯片的默认状态为数据接收状态且包括:数据输入端与致能端,数据输入端用以接收来自处理模块的数据信号;致能端用以接收启动信号后,使RS
‑
485接口芯片处于数据发送状态;及用以接收切换信号后,使RS
‑
485接口芯片处于数据接收状态。启动侦测器用以侦测到数据信号的第一个信号边缘而产生启动信号给致能端。内部集成电路总线连接处理模块,计数器连接内部集成电路总线与致能端。计数器包括寄存器,来自处理模块的计数值通过内部集成电路总线存储于寄存器,使得计数器基于计数值进行计数,并于计数到期时输出切换信号给致能端,其中,处理模块基于数据信号的数据长度与波特率产生计数值。
[0008]第二方面,提供一种通信系统,其包括:处理模块、通信总线与RS
‑
485电路,其中,RS
‑
485电路通过通信总线连接处理模块。处理模块用以基于数据信号的数据长度与波特率产生计数值;RS
‑
485电路包括:RS
‑
485接口芯片、启动侦测器、内部集成电路总线与计数器。其中,RS
‑
485接口芯片的默认状态为数据接收状态且包括:数据输入端与致能端,数据输入端用以接收来自处理模块的数据信号;致能端用以接收启动信号后,使RS
‑
485接口芯片处于数据发送状态;及用以接收切换信号后,使RS
‑
485接口芯片处于数据接收状态。启动侦测器用以侦测到数据信号的第一个信号边缘而产生启动信号给致能端。内部集成电路总线连
接处理模块,计数器连接内部集成电路总线与致能端。计数器包括寄存器,来自处理模块的计数值通过内部集成电路总线存储于寄存器,使得计数器基于计数值进行计数,并于计数到期时输出切换信号给致能端。
[0009]在本申请中,通过启动侦测器、控制模块与计数器的设置,使得RS
‑
485电路可由硬件方式自动判断RS
‑
485接口芯片的数据传输方向及传输时间,避免因数据尚未完全传送完毕便将传输方向进行切换或者数据传输完毕却未及时切换传输方向,而造成数据传输上的错误,也可解决现有技术中存在因需要在装置的处理模块上增加额外的软件代码来实现状态切换的控制,而造成增加软件开发的工作量,浪费研发的人力资源的问题。
附图说明
[0010]此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
[0011]图1为依据本申请的RS
‑
485电路的一实施例框图;以及
[0012]图2为依据本申请的通信系统的一实施例框图。
具体实施方式
[0013]以下将配合相关附图来说明本专利技术的实施例。在这些附图中,相同的标号表示相同或类似的组件或方法流程。
[0014]必须了解的是,使用在本说明书中的“包含”、“包括”等词,是用于表示存在特定的技术特征、数值、方法步骤、作业处理、组件和/或组件,但并不排除可加上更多的技术特征、数值、方法步骤、作业处理、组件、组件,或以上的任意组合。
[0015]必须了解的是,当组件描述为“连接”或“耦接”至另一组件时,可以是直接连结、或耦接至其他组件,可能出现中间组件。相反地,当组件描述为“直接连接”或“直接耦接”至另一组件时,其中不存在任何中间组件。
[0016]请参阅图1,其为依据本申请的RS
‑
485电路的一实施例框图。如图1所示,在本实施例中,RS
‑
485电路100设置于包括处理模块(未绘制)的电子装置(未绘制)中,且RS
‑
485电路100包括:RS
‑
485接口芯片110、启动侦测器120、内部集成电路总线130与计数器140,内部集成电路总线130连接所述处理模块与计数器140,启动侦测器120与计数器140分别连接RS
‑
485接口芯片110;RS
‑
485接口芯片110可通过RS
‑
485总线50与其他RS
‑
485接口芯片(未绘制)连接,以使配置有RS
‑
485接口芯片110的电子装置通过RS
‑
485总线50与配置有所述其他RS
‑
485接口芯片的电子装置(未绘制)进行数据发送和接收。其中,由于内部集成电路总线130具有占用的空间非常小的优势,可减少了电子装置的印刷电路板的空间,降低了互连成本;另外,内部集成电路总线130仅具有两条信号线,对使用者而言,操作上更显得简单且方便,且可减少与其连接的所述处理模块的引脚数量,避免浪费所述处理模块的I/O资源。
[0017]在本实施例中,RS
‑
485接口芯片110的默认状态为数据接收状态且包括:数据输入端111与致能端112,数据输入端111用以接收数据信号;致能端112用以接收启动信号后,使RS
‑
485接口芯片110处于数据发送状态;及用以接收切换信号后,使RS
‑
4本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种RS
‑
485电路,设置于包括处理模块的电子装置中,其特征在于,所述RS
‑
485电路包括:RS
‑
485接口芯片,所述RS
‑
485接口芯片的默认状态为数据接收状态,所述RS
‑
485接口芯片包括:数据输入端,用以接收来自所述处理模块的数据信号;以及致能端,用以接收启动信号后,使所述RS
‑
485接口芯片处于数据发送状态;及用以接收切换信号后,使所述RS
‑
485接口芯片处于所述数据接收状态;启动侦测器,连接所述数据输入端与所述致能端,用以侦测到所述数据信号的第一个信号边缘而产生所述启动信号给所述致能端;内部集成电路总线,连接所述处理模块;以及计数器,连接所述内部集成电路总线与所述致能端,包括寄存器,来自所述处理模块的计数值通过所述内部集成电路总线存储于所述寄存器,使得所述计数器基于所述计数值进行计数,并于计数到期时输出所述切换信号给所述致能端,其中,所述处理模块基于所述数据信号的数据长度与波特率产生所述计数值。2.根据权利要求1所述的RS
‑
485电路,其特征在于,所述RS
‑
485接口芯片还包括:差分信号收发端,当所述RS
‑
485接口芯片处于所述数据发送状态时,所述RS
‑
485接口芯片基于所述数据信号通过所述差分信号收发端输出差分信号至RS
‑
485总线;及当所述RS
‑
485接口芯片处于所述数据接收状态时,所述RS
‑
485接口芯片通过所述差分信号收发端接收来自所述RS
‑
485总线的另一差分信号。3.根据权利要求2所述的RS
‑
485电路,其特征在于,所述RS
‑
485接口芯片还包括:数据输出端,当所述RS
‑
485接口芯片处于所述数据接收状态时,所述RS...
【专利技术属性】
技术研发人员:蓝玉麟,董帛强,
申请(专利权)人:精拓科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。