锁存保护电路以及电源电路制造技术

技术编号:35750148 阅读:11 留言:0更新日期:2022-11-26 18:55
本实用新型专利技术涉及电源技术领域,具体地涉及一种锁存保护电路以及电源电路。本实用新型专利技术提供的电源电路的锁存保护电路,电源电路包括控制芯片,锁存保护电路的一端连接电源电路的电压检测端,另一端连接开关管,开关管连接控制芯片的反馈管脚;电源电路还包括稳压二极管,稳压二极管的正极连接锁存保护电路,负极连接电压检测端。本实用新型专利技术提供的电源电路的锁存保护电路在电源电路的控制芯片自身不具备锁存功能的情况下实现锁存功能,同时避免其锁存保护动作对控制芯片本身造成损伤。保护动作对控制芯片本身造成损伤。保护动作对控制芯片本身造成损伤。

【技术实现步骤摘要】
锁存保护电路以及电源电路


[0001]本技术涉及电源
,具体地涉及一种锁存保护电路以及电源电路。

技术介绍

[0002]电源电路用于为用电电路和设备供电,因此电源电路的异常动作不仅会对其自身造成影响,还会对电源电路所连接的负载和电路造成不良影响甚至造成器件或电路的损坏。
[0003]现有技术中,通常会设置电源电路的监测保护电路,以便对电源电路的异常动作进行监控或改善。具体地,如在检测到电源电路过冲情况发生时,电源输出端的检测信号触发电源电路的保护动作,使电源电路停止电压输出,然后重新启动电源电路,使电路恢复正常工作。但是,上述保护动作仅适用于电源电路的控制芯片具备锁存功能的情况,而在电源电路的控制芯片自身不具备锁存功能的情况下,在电源电路重新启动时,电源电路可能仍会发生过冲,甚至可能对电路造成损害。
[0004]如图1所示,在先专利CN201510407106.8中提供了一种外挂的两个三极管组成的锁存回路,锁存回路钳位电源芯片的供电电压,从而实现电源电路的保护。其中,三极管Q
01
收到异常信号后开始导通,将电源芯片的输出端VDD直接连接到接地端GND,以关闭电源电路的输出,同时触发三极管Q
02
导通,与三极管Q
01
形成锁存电路。但是,上述电路结构中,电源芯片的输出端VDD被直接连接到接地端GND,保护动作产生的瞬时大电流可能会对电源芯片自身造成损坏。

技术实现思路

[0005]针对以上问题,本技术提供了一种电源电路的锁存保护电路以及电源电路。本技术提供的电源电路的锁存保护电路在电源电路的控制芯片自身不具备锁存功能的情况下实现锁存功能,同时避免其锁存保护动作对控制芯片本身造成损伤。
[0006]本技术的技术方案中,提供了一种电源电路的锁存保护电路,电源电路包括控制芯片,锁存保护电路的一端连接电源电路的电压检测端,另一端连接开关管,开关管连接控制芯片的反馈管脚;电源电路还包括稳压二极管,稳压二极管的正极连接锁存保护电路,负极连接电压检测端。
[0007]根据本技术的技术方案,在电源电路发生输出电压过冲情况时,电源电路的电压检测端的电压上升,导致稳压二极管被击穿,从而触发锁存保护电路进行保护动作,使开关管导通/关断,进而控制芯片的反馈管脚接收到锁存保护电路发出的信号,使控制芯片做出相应的保护动作,关闭或降低电源电路的输出电压;同时,锁存保护电路会使开关管保持导通/关断状态,以将芯片反馈管脚信号持续连接到地,锁定发送至控制芯片的反馈管脚的电位,避免电源电路恢复时过冲情况再次发生。并且,锁存保护电路通过小电流控制的反馈管脚与控制芯片进行通信,实现锁存功能的同时不会对控制芯片本身造成损伤。
[0008]本技术的技术方案中,锁存保护电路包括第一三极管,第一三极管的集电极
分别连接控制芯片的反馈管脚和电源端,第一三极管的发射极连接接地端;第二三极管,第二三极管的发射极连接电源端,第二三极管的集电极连接第一三极管的基极,第二三极管的基极分别连接电源端和第一三极管的集电极。
[0009]根据本技术的技术方案,电源电路发生过冲情况时,电源电路的电压检测端的电压使第一三极管导通,将控制芯片的反馈管脚的电位拉低,触发控制芯片的保护动作,关闭或降低电源电路的输出电压。同时,第一三极管导通锁定第二三极管的基极电位,第二三极管导通锁定第一三极管的基极电位,第一三极管和第二三极管构成锁存回路,第一三极管和第二三极管均能够保持导通,进而使控制芯片的反馈管脚保持低电位,实现锁存功能。并且上述锁存保护电路均由三极管、电阻等基础电气器件,有效地降低了整个电源电路锁存功能的实现成本。
[0010]优选地,本技术的技术方案中,锁存保护电路包括第一分压电阻,连接于第一三极管的集电极和第二三极管的基极之间;第二分压电阻,连接于第二三极管的基极和电源端之间;第三分压电阻,连接于第二三极管的集电极和第一三极管的基极之间;第四分压电阻,连接于第一三极管的基极和接地端之间。
[0011]根据本专利技术的技术方案,通过调节第一分压电阻、第二分压电阻、第三分压电阻和第四分压电阻的阻值,能够对第一三极管和第二三极管的电压进行更精确地分压,产生电位差,防止误动作。
[0012]进一步地,本技术的技术方案中,锁存保护电路还包括第一二极管,第一二极管的正极连接控制芯片的反馈管脚,第一二极管的负极连接第一三极管的集电极,第一二极管能够限制流入控制芯片的反馈管脚的电流值,对控制芯片起到保护作用。
[0013]优选地,本技术的技术方案中,锁存保护电路包括比较器,比较器的同相输入端连接电源电路的电压检测端,比较器的反向输入端连接参考电压端,比较器的输出端分别连接比较器的同相输入端和控制芯片的反馈管脚;第二二极管的正极连接比较器的输出端,第二二极管的负极连接比较器的同相输入端。
[0014]根据本技术的技术方案,电源电路发生过冲情况时,电源电路的电压检测端的电压大于参考电压,使得比较器输出高电平,从而使开关管导通,触发控制芯片的保护动作。同时,比较器的输出端连接比较器的同相输入端形成反馈回路,将比较器的输出端的电平锁定为高电平,使开关管保持导通,进而使控制芯片的反馈管脚保持低电位,实现控制芯片的锁存功能。通过二极管的单向导通性,防止比较器的同相输入端电流直接流向比较器的输出端。
[0015]更进一步地,本技术的技术方案中,锁存保护电路还包括第一保护电阻,连接于比较器的输出端和开关管之间;第二保护电阻,连接于控制芯片的反馈管脚和电源端之间。
[0016]根据本技术的技术方案,第一保护电阻能够对流入开关管的电流起到限流作用,保护开关管;第二保护电阻能够对流入控制芯片的反馈管脚的电流起到限流作用,保护控制芯片。
[0017]本技术的技术方案中,电源电路中的稳压二极管的反向击穿电压值设定为电源电路满载时电压检测端的电压值。
[0018]根据本技术的技术方案,电源电路的电压检测端的电压值超过电源电路满载
时电压检测端的电压值,即在电源电路过载时,稳压二极管被击穿,从而能够触发锁存保护电路进行锁存保护动作。通过调节稳压二极管的反向击穿电压值,能够控制触发锁存保护动作的电压值,避免电路正常工作时发生误触发。
[0019]优选地,本技术的技术方案中,锁存保护电路还包括放电电容,并联于电源电路的电压检测端与接地端之间;第三二极管,第三二极管的正极连接电源电路的电压检测端,第三二极管的负极连接放电电容。第三二极管能够限制放电电容充放电时的电流方向,避免放电电容的电流反向流入电源电路。
[0020]本技术的技术方案中,还提供了一种电源电路包括上述的锁存保护电路,锁存保护电路能够通过小电流控制的反馈管脚与控制芯片进行通信,实现锁存功能的同时不会对电源电路的控制芯片本身造成损伤。
附图说明
[0021]图1是现有技术中一种电源电路的示意图;...

【技术保护点】

【技术特征摘要】
1.一种电源电路的锁存保护电路,所述电源电路包括控制芯片,其特征在于,所述锁存保护电路的一端连接所述电源电路的电压检测端,另一端连接开关管,所述开关管连接所述控制芯片的反馈管脚;所述电源电路还包括稳压二极管,所述稳压二极管的正极连接所述锁存保护电路,负极连接所述电压检测端。2.如权利要求1所述的锁存保护电路,其特征在于,包括第一三极管,所述第一三极管的集电极分别连接所述控制芯片的反馈管脚和电源端,所述第一三极管的发射极连接接地端;第二三极管,所述第二三极管的发射极连接电源端,所述第二三极管的集电极连接所述第一三极管的基极,所述第二三极管的基极分别连接电源端和所述第一三极管的集电极。3.如权利要求2所述的锁存保护电路,其特征在于,还包括第一分压电阻,连接于所述第一三极管的集电极和所述第二三极管的基极之间;第二分压电阻,连接于所述第二三极管的基极和电源端之间;第三分压电阻,连接于所述第二三极管的集电极和所述第一三极管的基极之间;第四分压电阻,连接于所述第一三极管的基极和接地端之间。4.权利要求3所述的锁存保护电路,其特征在于,还包括第一二极管,所述第一二极管的正极连接所述控制芯片的反馈管脚,所述第一二极管的负极连接所述第一...

【专利技术属性】
技术研发人员:廖上盛李世春赵震宇
申请(专利权)人:松下电气机器北京有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1