一种双路服务器CPU主板制造技术

技术编号:35192918 阅读:14 留言:0更新日期:2022-10-12 18:16
本发明专利技术公开一种双路服务器CPU主板,包括主板、第一中央处理器和第二中央处理器;设置在主板上且与第一中央处理器和第二中央处理器连接的内存插槽和PCIE插槽;设置在主板上且与第一中央处理器连接的HD连接器;设置在主板上且与第一中央处理器连接的数据选择器;设置在主板上且与第一中央处理器连接的BIOS模块,BIOS模块通过SPI总线与数据选择器的输出端连接;设置在主板上且与第一中央处理器连接的BMC管理芯片,BMC管理芯片通过多种通讯总线与第一中央处理器连接。本发明专利技术通过设置第一中央处理器、第二中央处理器、HD连接器、数据选择器、BIOS模块和BMC管理芯片,使主板能兼容多个硬盘。硬盘。硬盘。

【技术实现步骤摘要】
一种双路服务器CPU主板


[0001]本专利技术涉及主板
,特别涉及一种双路服务器CPU主板。

技术介绍

[0002]Intel Luna Pier Refresh平台有两个系列的CPU,分别为mobile平台的Pineview

M、和Desktop平台的Pineview

D。这两款CPU的设计方案差异是CPU VRM(Voltage Regulator Module),常见的设计方案是做两款不同的主板,这两款主板,除CPU VRM部分外完全相同,甚至BIOS都是同一份。而客户的需求和市场上CPU供应情况都是随时在变的,如果是两个主板的设计,那么从备货,库存管理,平常的维护都需要更多的人力,时间,资源。

技术实现思路

[0003]本专利技术的主要目的在于提出一种双路服务器CPU主板,旨在解决现有CPU主板只能兼容一个硬盘,导致使用成本增加问题。
[0004]为实现上述目的,本专利技术提出一种双路服务器CPU主板,包括主板;
[0005]设置在主板上的第一中央处理器CPU0和第二中央处理器CPU1,所述第一中央处理器CPU0与第二中央处理器CPU1之间通过四组X16 XGMI2总线互连;
[0006]设置在所述主板上且与所述第一中央处理器CPU0连接的第一内存插槽和第一PCIE插槽;
[0007]设置在所述主板上且与所述第二中央处理器CPU1连接的第二内存插槽和第二PCIE插槽;
[0008]设置在所述主板上且与所述第一中央处理器CPU0连接的mini SAS HD连接器,所述mini SAS HD连接器用于连接多个硬盘;
[0009]设置在所述主板上且与所述第一中央处理器CPU0连接的数据选择器,所述数据选择器与mini SAS HD连接器连接,用于自动识别插接在mini SAS HD连接器上的其中一硬盘数据;
[0010]设置在所述主板上且与所述第一中央处理器CPU0连接的BIOS模块,所述BIOS模块通过SPI总线与所述数据选择器的输出端连接;
[0011]设置在所述主板上且与所述第一中央处理器CPU0连接的BMC管理芯片,BMC管理芯片通过多种通讯总线与第一中央处理器CPU0连接。
[0012]优选地,所述数据选择器的其中一路输入通过SPI总线与连接BMC管理芯片的处理器连接,所述数据选择器的另一路输入通过SPI总线与所述BMC管理芯片连接;所述BIOS模块通过SPI总线与所述数据选择器的输出端连接。
[0013]优选地,所述主板还包括RTL8201F PHY芯片,所述RTL8201F PHY芯片与所述BMC管理芯片通讯连接,所述RTL8201F PHY芯片与所述BMC管理芯片的通讯遵循RGMII协议。
[0014]优选地,所述硬盘包括SATA硬盘或NVME硬盘。
[0015]优选地,所述主板上还设有与所述第一中央处理器CPU0和第二中央处理器CPU1连
接的电源调整器,以及与所述电源调整器连接的CPLD芯片。
[0016]优选地,所述CPLD芯片与所述第一中央处理器CPU0及所述BMC管理芯片均通过LPC总线连接;且在所述主板上还设置有分别与所述LPC总线连接的TCM安全芯片及TPM安全芯片。
[0017]优选地,所述主板上还设有VGA转换器,所述VGA转换器与所述BMC管理芯片连接,且所述VGA转换器还连接有一个VGA插槽。
[0018]优选地,所述主板上还设置有分别均与所述BMC管理芯片连接的BMC ROM及BIOS ROM;所述主板上还设置有与所述BMC管理芯片连接的SD卡。
[0019]优选地,所述第一中央处理器CPU0还连接有一个PCIE x4插口、一个用于插接连接SAS/RAID存储卡的PCIE x8 STORAGE插口、一个用于连接安全卡的PCIE x1BM插口、一个用于连接OCP网卡的PCIE x8 OCP A型插口;且所述一个PCIE x4插口、一个PCIE x8 STORAGE插口、一个PCIE x1BM插口、一个PCIE x8 OCP A型插口均设置在所述主板上;所述第二中央处理器还连接有一个PCIE x16插口、两个PCIE x8插口,且所述一个PCIEx16插口、两个PCIE x8插口均设置在所述主板上。
[0020]本专利技术技术方案的有益效果在于:
[0021]本专利技术的一种双路服务器CPU主板,通过采用四路X16 XGMI总线互连第一中央处理器及第二中央处理器,使双路CPU主板上的两个CPU之间的GOP的传输速率最高可达12.8GT/S,提高双路CPU主板中双CPU之间的GOP的传输速率;通过在主板上设置兼容插接连接硬盘的mini SAS HD连接器、BIOS模块、以及数据选择器,自动识别插接在mini SAS HD连接器上的硬盘,并控制插接在mini SAS HD连接器上的是其中哪一硬盘与第一中央处理器连接,从而实现双路CPU主板上的一个mini SAS HD连接器兼容多个硬盘,使主板兼容插接多个硬盘,减小主板上插槽的个数。同时,在主板上设置BMC芯片,该BMC芯片还与数据选择器连接,从而可以远程控制数据选择器,能够远程监控插接在mini SAS HD连接器上的是其中哪一硬盘。
附图说明
[0022]图1为本专利技术一种双路服务器CPU主板一实施例的结构示意框图;
[0023]图2为本专利技术一种双路服务器CPU主板一实施例的第一中央处理器及与其连接的连接器的结构示意框图。
具体实施方式
[0024]下面将结合本专利技术实施例,对本专利技术实施例中的方案进行清楚完整的描述,显然,所描述的实施例仅是本专利技术中的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0025]作为本专利技术的一种优选地实施例,参照图1

2,本专利技术提出一种双路服务器CPU主板,包括主板;设置在主板上的第一中央处理器CPU0和第二中央处理器CPU1,第一中央处理器CPU0与第二中央处理器CPU1之间通过四组X16XGMI2总线互连;设置在主板上且与第一中央处理器CPU0连接的第一内存插槽和第一PCIE插槽;设置在主板上且与第二中央处理器
CPU1连接的第二内存插槽和第二PCIE插槽;设置在主板上且与第一中央处理器CPU0连接的mini SAS HD连接器,mini SAS HD连接器用于连接多个硬盘;设置在主板上且与第一中央处理器CPU0连接的数据选择器,数据选择器与mini SAS HD连接器连接,用于自动识别插接在mini SAS HD连接器上的其中一硬盘数据;设置在主板上且与第一中央处理器CPU0连接的BIOS模块,BIOS模块通过SPI总线与数据选择器的输出端连接;设置在主板上且与第一中央处理器CPU0连接的BMC管理芯片,BMC管理芯片通过多种通讯总线与第一中央处理器CPU0连接。本文档来自技高网
...

【技术保护点】

【技术特征摘要】
A型插口均设置在所述主板上;所述第二中央处理器还连接有一个PCIE x16插口、两个PCIE ...

【专利技术属性】
技术研发人员:蓝仰江肖裕均席占平
申请(专利权)人:深圳市深之蓝科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1