主板电路及电路系统技术方案

技术编号:35183536 阅读:22 留言:0更新日期:2022-10-12 17:53
本实用新型专利技术提供一种主板电路及电路系统,涉及电路技术领域。包括中央处理器、放电电路模块以及控制模块;中央处理器与放电电路模块的下电控制端连接,控制模块连接在中央处理器和放电电路模块的下电控制端之间;中央处理器,用于向控制模块发送关机信号,控制模块用于根据关机信号对上电启动信号进行处理,得到处理后的上电启动信号,并向放电电路模块发送处理后的上电启动信号,以使放电电路模块根据处理后的上电启动信号进行放电操作。基于主板电路本身具有的中央处理器、控制模块,结合放电电路模块进行放电,电路结构更为简单,在对主板电路进行放电的同时还节约了成本。主板电路进行放电的同时还节约了成本。主板电路进行放电的同时还节约了成本。

【技术实现步骤摘要】
主板电路及电路系统


[0001]本技术涉及电路
,具体而言,涉及一种主板电路及电路系统。

技术介绍

[0002]在主板关机后,需要靠电路的漏电去慢慢的释放完主板上存储的电荷。这样的余电释放缓慢。若主板按关机后立马开机,由于主板上余电的存在,可能会导致主板上中央处理器的上电时序不符合要求,导致无法开机。因此,对主板上的余电进行释放变得至关重要。
[0003]相关技术中,增加额外的芯片和控制电路,设置555定时器,采用555定时器对主板电路上的余电进行释放。
[0004]但是,相关技术中,通过555定时器释放余电,需要增加额外的芯片和控制电路,电路结构复杂且成本较高。

技术实现思路

[0005]本技术的目的在于,针对上述现有技术中的不足,提供一种主板电路及电路系统,以便解决相关技术中,通过555定时器释放余电,需要增加额外的芯片和控制电路,电路结构复杂且成本较高的问题。
[0006]为实现上述目的,本技术实施例采用的技术方案如下:
[0007]第一方面,本技术实施例提供了一种主板电路,包括:中央处理器、放电电路模块以及控制模块;
[0008]所述中央处理器与所述放电电路模块的下电控制端连接,所述控制模块连接在所述中央处理器和所述放电电路模块的下电控制端之间;
[0009]所述中央处理器用于向控制模块发送关机信号,所述控制模块用于根据所述关机信号对上电启动信号进行处理,得到处理后的上电启动信号,并向所述放电电路模块发送所述处理后的上电启动信号,以使所述放电电路模块根据所述处理后的上电启动信号进行放电操作。
[0010]可选的,所述中央处理器还与所述放电电路模块的复位控制端连接,所述控制模块连接在所述中央处理器和所述放电电路模块的复位控制端之间;
[0011]所述控制模块用于向所述中央处理器发送复位信号,以及对所述复位信号进行转换处理得到处理后的复位信号,并向所述放电电路模块发送所述处理后的复位信号,以使所述放电电路模块根据所述处理后的复位信号进行放电。
[0012]可选的,所述放电电路模块包括多组子放电电路,每组子放电电路的第一端与对应的一带电端子连接,所述每组子放电电路的第二端分别与所述放电电路模块的下电控制端、复位控制端连接,每组子放电电路的第三端接地。
[0013]可选的,所述每组子放电电路包括:三极管、电阻;
[0014]所述三极管的基极分别与所述放电电路模块的下电控制端、复位控制端连接;所
述三极管的集电极与所述电阻的一端连接,所述电阻的另一端与对应的一所述带电端子连接;所述三极管的发射极接地。
[0015]可选的,所述三极管为NPN型三极管。
[0016]可选的,还包括:第一二极管;
[0017]所述每组子放电电路的第一端与所述第一二极管的阴极连接,所述第一二极管的阳极与所述放电电路模块的下电控制端连接。
[0018]可选的,还包括:第二二极管;
[0019]所述每组子放电电路的第一端与所述第二二极管的阴极连接,所述第二二极管的阳极与所述放电电路模块的复位控制端连接。
[0020]可选的,所述每组子放电电路包括:场效应管、电阻;
[0021]所述场效应管的第一端分别与所述放电电路模块的下电控制端、复位控制端连接;所述场效应管的第二端与所述电阻的一端连接,所述电阻的另一端与对应的一所述带电端子连接;所述场效应管的第三端接地。
[0022]可选的,所述控制模块为嵌入式控制器或者可编程逻辑器件。
[0023]第二方面,本技术实施例还提供了一种电路系统,包括:电源以及上述第一方面任一项所述的主板电路;所述电源的下电控制端连接在所述中央处理器和所述放电电路模块的下电控制端之间,所述电源的下电控制端用于获取所述处理后的上电启动信号,所述电源的供电端用于根据所述处理后的上电启动信号停止为所述主板电路供电。
[0024]本技术的有益效果是:本技术实施例提供一种主板电路,包括中央处理器、放电电路模块以及控制模块;中央处理器与放电电路模块的下电控制端连接,控制模块连接在中央处理器和放电电路模块的下电控制端之间;中央处理器,用于向控制模块发送关机信号,控制模块用于根据关机信号对上电启动信号进行处理,得到处理后的上电启动信号,并向放电电路模块发送处理后的上电启动信号,以使放电电路模块根据处理后的上电启动信号进行放电操作。基于主板电路本身具有的中央处理器、控制模块,结合放电电路模块进行放电,控制模块根据中央处理器发送的关机信号对上电启动信号进行处理,得到处理后的上电启动信号,放电电路模块可以根据处理后的上电启动信号进行放电操作,无需增加555定时器对应的芯片和控制电路,电路结构简单、且在对主板电路进行放电的同时还节约了成本。
附图说明
[0025]为了更清楚地说明本技术实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本技术的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
[0026]图1为本申请实施例提供的一种主板电路的结构示意图;
[0027]图2为本申请实施例提供的一种主板电路的结构示意图;
[0028]图3为本申请实施例提供的一种放电电路模块的结构示意图;
[0029]图4为本申请实施例提供的一种放电电路模块的结构示意图;
[0030]图5为本申请实施例提供的一种电路系统的结构示意图。
具体实施方式
[0031]为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。
[0032]因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0033]在本申请的描述中,需要说明的是,若出现术语“上”、“下”、等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
[0034]此外,本技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本技术的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种主板电路,其特征在于,包括:中央处理器、放电电路模块以及控制模块;所述中央处理器与所述放电电路模块的下电控制端连接,所述控制模块连接在所述中央处理器和所述放电电路模块的下电控制端之间;所述中央处理器用于向控制模块发送关机信号,所述控制模块用于根据所述关机信号对上电启动信号进行处理,得到处理后的上电启动信号,并向所述放电电路模块发送所述处理后的上电启动信号,以使所述放电电路模块根据所述处理后的上电启动信号进行放电操作。2.根据权利要求1所述的电路,其特征在于,所述中央处理器还与所述放电电路模块的复位控制端连接,所述控制模块连接在所述中央处理器和所述放电电路模块的复位控制端之间;所述控制模块用于向所述中央处理器发送复位信号,以及对所述复位信号进行转换处理得到处理后的复位信号,并向所述放电电路模块发送所述处理后的复位信号,以使所述放电电路模块根据所述处理后的复位信号进行放电。3.根据权利要求2所述的电路,其特征在于,所述放电电路模块包括多组子放电电路,每组子放电电路的第一端与对应的一带电端子连接,所述每组子放电电路的第二端分别与所述放电电路模块的下电控制端、复位控制端连接,每组子放电电路的第三端接地。4.根据权利要求3所述的电路,其特征在于,所述每组子放电电路包括:三极管、电阻;所述三极管的基极分别与所述放电电路模块的下电控制端、复位控制端连接;所述三极管的集电极与...

【专利技术属性】
技术研发人员:江超李振宇邓博文
申请(专利权)人:飞腾信息技术有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1