一种抗干扰天线的多路频综电路制造技术

技术编号:35048447 阅读:29 留言:0更新日期:2022-09-24 23:39
本实用新型专利技术公开了一种抗干扰天线的多路频综电路,包括内部时钟振荡器、外部时钟振荡器、锁相环电路、时钟监视系统、中频信号放大器、射频信号放大器、多个第一分频器、多个滤波器、多个第二分频器,所述内部时钟振荡器与外部时钟振荡器都与锁相环电路连接,所述锁相环电路分别与中频信号放大器、射频信号放大器连接。本实用新型专利技术把内部时钟振荡器作为辅助振荡器,用于保证在主振荡器失效的情况下,代替主振荡器工作,从而保证系统的稳定性和抗干扰性,还可以输出多路中频信号和多路射频信号。还可以输出多路中频信号和多路射频信号。还可以输出多路中频信号和多路射频信号。

【技术实现步骤摘要】
一种抗干扰天线的多路频综电路


[0001]本技术涉及频综电路
,具体为一种抗干扰天线的多路频综电路。

技术介绍

[0002]频综电路是卫星导航抗干扰天线中必不可少的一部分,产生上变频电路、下变频电路所需的射频本振信号和数字抗干扰电路的中频时钟信号,但是原有的频综电路存在以下缺点:
[0003]1、晶振电路中没有备用晶振,晶振电路一但故障,则电路无法正常工作;
[0004]2、射频信号并不能实现多路输出;
[0005]3、中频时钟信号也不能实现多路输出。

技术实现思路

[0006]本技术的目的在于提供一种抗干扰天线的多路频综电路,把内部时钟振荡器作为辅助振荡器,用于保证在主振荡器失效的情况下,代替主振荡器工作,从而保证系统的稳定性和抗干扰性,还可以输出多路中频信号和多路射频信号。
[0007]为实现上述目的,本技术提供了一种技术方案:一种抗干扰天线的多路频综电路,包括内部时钟振荡器、外部时钟振荡器、锁相环电路、时钟监视系统、中频信号放大器、射频信号放大器、多个第一分频器、多个滤波器、多个第二分频器,所述内部时钟振荡器与外部时钟振荡器都与锁相环电路连接,所述锁相环电路分别与中频信号放大器、射频信号放大器连接,所述中频信号放大器分别与多个第一分频器的输入端连接,所述射频信号放大器分别与多个第二分频器的输入端连接,所述时钟监视系统分别与外部时钟振荡器、内部时钟振荡器连接。
[0008]优选的,所述滤波器包括运算放大器电路、滤波电路。
[0009]优选的,所述运算放大器电路包括第一放大器、第二放大器、运算放大器、第一二极管、第二二极管、第一电阻、第二电阻、第三电阻、第四电阻,所述第一放大器的反相端接其输出端、第一电阻的一端,所述第一电阻的另一端接第二电阻的一端、第二放大器的反相端,所述第二放大器的输出端接第二电阻的另一端、第三电阻的一端,所述第三电阻的另一端接第四电阻的一端、运算放大器的反相输入端、第一二极管的阳极、第二二极管的阴极,所述第一二极管的阴极接第二二极管的阳极、运算放大器的同相输入端。
[0010]优选的,所述运算放大器选用AD8065型号。
[0011]优选的,所述滤波电路包括第一电容、第二电容、第三电容、第四电容,所述第一电容的一端接第二电容的一端、第三电容的一端、第四电容的额一端,所述第一电容的另一端接第二电容的另一端、第三电容的另一端、第四电容的另一端。
[0012]优选的,一个或多个所述第二分频器、谐波发生器都与混频器输入端连接。
[0013]优选的,一个或多个第二分频器、脉冲波发生器与混频器输入端连接。
[0014]与现有技术相比,本技术的有益效果是:
[0015]1.本技术把外部时钟振荡器设置为主振荡器,把内部时钟振荡器设置为辅助振荡器,用于保证在主振荡器失效的情况下,代替主振荡器工作,从而保证系统的稳定性和抗干扰性。
[0016]2、本技术的中频信号放大器输出中频信号由多个第一分频器将其分为多个频段的中频信号,然后每个频段的中频信号在经滤波器抗干扰稳定输出,得到多路中频信号。
[0017]3、本技术的射频信号放大器输出射频信号由多个第二分频器将其分为多个频段的射频信号并输出,多个频段的射频信号可以直接输出,也可以在经滤波器进行滤波后输出得到多路射频信号,还根据需要可以对每路射频信号进行处理。
[0018]4、本技术在有源环路滤波器中,将第一放大器设置为反相放大器,使得同相配置中的AD8065型号的运算放大器输出会改变,从而使得环路稳定,提高抗干扰能力。此外,AD8065型号的运算放大器还可用作缓冲器,降低输入电容。
[0019]5、本技术的电路结构简单,制造成本低。
[0020]本技术附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本技术的实践了解到。
附图说明
[0021]图1为本技术的结构框图;
[0022]图2为本技术的运算放大器电路的电路原理图;
[0023]图3为本技术的滤波电路的电路原理图;
[0024]图中:1、内部时钟振荡器;2、外部时钟振荡器;3、锁相环电路;4、时钟监视系统;5、射频信号放大器;6、中频信号放大器;7、第一分频器;8、第二分频器;9、滤波器;10、脉冲波发生器;11、混频器;U7、运算放大器;U9A、第一放大器;U9B、第二放大器;R19、第四电阻;R20、第三电阻;R21、第一电阻;R22、第二电阻;D2、第一二极管;D3、第二二极管;
具体实施方式
[0025]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0026]在本技术中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本技术中的具体含义。
[0027]参照图1所示,本公开实施例提供了一种抗干扰天线的多路频综电路,包括内部时钟振荡器1、外部时钟振荡器2、锁相环电路3、时钟监视系统4、中频信号放大器6、射频信号放大器5、多个第一分频器7、多个滤波器9、多个第二分频器8,内部时钟振荡器1与外部时钟振荡器2都与锁相环电路3连接,锁相环电路3分别与中频信号放大器6、射频信号放大器5连
接,中频信号放大器6分别与多个第一分频器7的输入端连接,射频信号放大器5分别与多个第二分频器8的输入端连接,时钟监视系统4分别与外部时钟振荡器2、内部时钟振荡器1连接。
[0028]滤波器9包括运算放大器电路、滤波电路。
[0029]如图2所示,运算放大器电路包括第一放大器U9A、第二放大器U9B、运算放大器U7、第一二极管D2、第二二极管D3、第一电阻R21、第二电阻R22、第三电阻R20、第四电阻R19,第一放大器U9A的反相端接其输出端、第一电阻R21的一端,第一电阻R21的另一端接第二电阻R22的一端、第二放大器U9B的反相端,第二放大器U9B的输出端接第二电阻R22的另一端、第三电阻R20的一端,第三电阻R20的另一端接第四电阻R19的一端、运算放大器U7的反相输入端、第一二极管D2的阳极、第二二极管D3的阴极,第一二极管D2的阴极接第二二极管D3的阳极、运算放大器U7的同相输入端。运算放大器U7选用AD8065型号。
[0030]本技术采用滤波器9采用有源滤波器,采用AD8065型号的运算放大器的电压范围为2本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种抗干扰天线的多路频综电路,其特征在于,包括内部时钟振荡器、外部时钟振荡器、锁相环电路、时钟监视系统、中频信号放大器、射频信号放大器、多个第一分频器、多个滤波器、多个第二分频器,所述内部时钟振荡器与外部时钟振荡器都与锁相环电路连接,所述锁相环电路分别与中频信号放大器、射频信号放大器连接,所述中频信号放大器分别与多个第一分频器的输入端连接,所述射频信号放大器分别与多个第二分频器的输入端连接,所述时钟监视系统分别与外部时钟振荡器、内部时钟振荡器连接。2.根据权利要求1所述的抗干扰天线的多路频综电路,其特征在于,所述滤波器包括运算放大器电路、滤波电路。3.根据权利要求2所述的抗干扰天线的多路频综电路,其特征在于,所述运算放大器电路包括第一放大器、第二放大器、运算放大器、第一二极管、第二二极管、第一电阻、第二电阻、第三电阻、第四电阻,所述第一放大器的反相端接其输出端、第一电阻的一端,所述第一电阻的另一端接第二电阻的一端、第二放大器...

【专利技术属性】
技术研发人员:尹长彬张红江乔欣宇高滢赵晶晶王新芳
申请(专利权)人:天津七六四通信导航技术有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1