显示面板的像素驱动电路、驱动方法以及显示装置制造方法及图纸

技术编号:34947822 阅读:12 留言:0更新日期:2022-09-17 12:23
本申请提供的一种显示面板的像素驱动电路、驱动方法以及显示装置,像素驱动电路包括:多个像素驱动模块,每个像素驱动模块位于相邻两个像素列之间,每个像素列中的像素元件通过一驱动开关控制写入一驱动电压;每个像素驱动模块包括:数据线;第一选通单元,用于在第一时段将第一数据信号写入其中一个像素列中的每个像素元件对应驱动开关的控制端;第二选通单元,用于在第二时段将第二数据信号写入所述两个像素列中的每个像素元件对应驱动开关的控制端,本申请的两个选通单元各自独立地将数据电压写入到驱动开关中,针对两个像素列,可以在一个数据线下,通过两个数据电压的不同大小和写入时机来控制两个像。和写入时机来控制两个像。和写入时机来控制两个像。

【技术实现步骤摘要】
显示面板的像素驱动电路、驱动方法以及显示装置


[0001]本申请涉及显示
,具体涉及一种显示面板的像素驱动电路、驱动方法以及显示装置。

技术介绍

[0002]在显示面板架构中,数据线耦接驱动电路(Integrated Circuit,IC)的数据端子(source pin),由IC内部电路控制输出相应灰阶的信号,而扫描线通常有面板水平方向左右两端的GOA(Gate on Array)电路提供输出信号,不要额外的IC控制形成输出,为此节约了扫描线的IC成本,当面板分辨率较高时,所需要的数据线数量较多,即对应的驱动IC的source pin数量也同样较多,而驱动IC的source pin数量越多时,IC的成本也越高,因此存在诸多不足。

技术实现思路

[0003]本申请提供一种显示面板的像素驱动电路、驱动方法以及显示装置,旨在解决目前驱动电路需要提供较多数据线,从而使得IC成本变高的问题。
[0004]本申请第一方面实施例提供一种显示面板的像素驱动电路,所述显示面板包括多个像素列,每个所述像素列包含多个像素元件,所述像素驱动电路包括:多个像素驱动模块,每个像素驱动模块与相邻两个像素列的像素元件耦接,每个像素列中的像素元件通过对应的驱动开关控制写入一驱动电压;
[0005]每个像素驱动模块包括:
[0006]数据线;
[0007]多个第一选通单元,每个所述第一选通单元的一端与所述数据线耦接,另一端与相邻的其中一所述像素元件耦接,所述第一选通单元用于在第一时段将第一数据信号写入该其中一所述像素元件对应驱动开关的控制端;
[0008]多个第二选通单元,每个所述第二选通单元的一端与所述数据线耦接,另一端与相邻的其中另一所述像素元件耦接,所述第二选通单元用于在第二时段将第二数据信号写入该其中另一所述像素元件对应驱动开关的控制端。
[0009]在可选的实施例中,所述像素驱动电路还包括多个第一扫描控制线,所述第一选通单元包括:
[0010]第一开关,所述第一开关的控制端耦接对应的第一扫描控制线,输入端耦接所述数据线,输出端耦接对应驱动开关的控制端。
[0011]在可选的实施例中,每个所述第一选通单元还包括:
[0012]第二开关,且与所述第一开关对应耦接,所述第二开关的控制端耦接对应的所述第一扫描控制线,输入端耦接所述第一开关元件的输出端,输出端耦接对应驱动开关的控制端。
[0013]在可选的实施例中,所述像素驱动电路还包括多个第二扫描控制线,所述第二选
通单元包括:
[0014]第三开关,所述第三开关的控制端耦接对应的第一扫描控制线,输入端耦接所述数据线;
[0015]选通开关,所述选通开关的控制端耦接对应的第二扫描控制线,输入端耦接所述第三开关元件的输出端,输出端耦接对应驱动开关的控制端。
[0016]在可选的实施例中,所述第一选通单元或所述第二选通单元还包括:
[0017]电容,一端耦接在对应驱动开关的控制端,另一端耦接在像素元件与所述对应驱动开关的输出端之间。
[0018]在可选的实施例中,针对所述像素列中相邻的上级像素元件和下级像素元件,下级像素元件的第一开关或者第二开关的控制端与上级像素单元的第三开关的控制端耦接。
[0019]在可选的实施例中,针对所述像素列中相邻的上级像素元件和下级像素元件,下级像素元件的选通开关的控制端与上级像素单元的第三开关的控制端耦接。
[0020]在可选的实施例中,所述像素驱动模块还包括:二极管,所述二极管的正极耦接所述驱动开关的输出端,负极耦接所述像素元件。
[0021]本申请第二方面实施例提供一种显示面板的驱动方法,所述显示面板包括多个像素列,每个所述像素列包含多个像素元件,每个像素列中的像素元件通过对应的驱动开关控制写入一驱动电压,所述驱动方法包括:
[0022]针对像素列中的一个像素元件,在第一时段将第一数据信号写入所述像素元件对应驱动开关的控制端;
[0023]针对与该像素元件处于同行并位于相邻像素列上的像素元件,在第二时段将第二数据信号写入该相邻的像素元件对应驱动开关的控制端。
[0024]本申请第三方面实施例提供一种显示装置,包括如上所述的像素驱动电路。
[0025]由上述技术方案可知,本申请提供的一种显示面板的像素驱动电路、驱动方法以及显示装置,通过配置像素驱动模块,像素驱动模块包括数据线以及两个选通单元,两个选通单元各自独立地将数据电压写入到驱动开关中,针对两个像素列,可以在一个数据线下,通过两个数据电压的不同大小和写入时机来控制两个像素列的亮度,从而达到任意调整面板灰阶的目的,大大减少了数据线的数量。
附图说明
[0026]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0027]图1是本申请实施例中一种显示面板的像素驱动电路的结构示意图。
[0028]图2是本申请实施例中图1中的像素驱动电路的时序图。
[0029]图3是本申请实施例中本级第一扫描控制线复用上一级第二扫描控制线的时序图。
[0030]图4是本申请实施例中本级第一扫描控制线未复用上一级第二扫描控制线的线路结构图。
[0031]图5是本申请实施例中本级第一扫描控制线复用上一级第二扫描控制线的线路结构图。
[0032]图6是本申请实施例中显示装置的结构示意图。
[0033]图7是本申请实施例中驱动方法流程示意图。
具体实施方式
[0034]为了使本专利技术所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。
[0035]此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本专利技术的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。需要说明的是,本申请公开的显示面板的像素驱动电路可用于显示
,也可用于除显示
之外的任意领域,本申请公开的显示面板的像素驱动电路的应用领域不做限定。
[0036]在显示面板架构中,数据线耦接驱动电路(Integrated Circuit,IC)的数据端子(source pin),由IC内部电路控制输出相应灰阶的信号,针对液晶显示器(Liquid Crystal Display,LCD)而言,LCD产品在不增加晶体管的数量的情况下只需要改变耦接关系即可实现灰阶控制,但是对于有机发光显示器(OrganicLight

Em本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示面板的像素驱动电路,所述显示面板包括多个像素列,每个所述像素列包含多个像素元件,其特征在于,所述像素驱动电路包括:多个像素驱动模块,每个像素驱动模块与相邻两个像素列的像素元件耦接,每个像素列中的像素元件通过对应的驱动开关控制写入一驱动电压;每个像素驱动模块包括:数据线;多个第一选通单元,每个所述第一选通单元的一端与所述数据线耦接,另一端与相邻的其中一所述像素元件耦接,所述第一选通单元用于在第一时段将第一数据信号写入该其中一所述像素元件对应驱动开关的控制端;多个第二选通单元,每个所述第二选通单元的一端与所述数据线耦接,另一端与相邻的其中另一所述像素元件耦接,所述第二选通单元用于在第二时段将第二数据信号写入该其中另一所述像素元件对应驱动开关的控制端。2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括多个第一扫描控制线,所述第一选通单元包括:第一开关,所述第一开关的控制端耦接对应的第一扫描控制线,输入端耦接所述数据线,输出端耦接对应驱动开关的控制端。3.根据权利要求2所述的像素驱动电路,其特征在于,每个所述第一选通单元还包括:第二开关,且与所述第一开关对应耦接,所述第二开关的控制端耦接对应的所述第一扫描控制线,输入端耦接所述第一开关元件的输出端,输出端耦接对应驱动开关的控制端。4.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括多个第二扫描控制线,所述第二选通单元包括:第三开关,所述第三开关的控制端耦接对应的第一扫描控制线,输入端耦接所述数据线;选通...

【专利技术属性】
技术研发人员:周秀峰袁鑫袁海江
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1