【技术实现步骤摘要】
一种像素电路及其驱动方法、显示装置
[0001]本专利技术涉及显示
,特别是涉及一种像素电路及其驱动方法、显示装置。
技术介绍
[0002]近年来,有机发光二极管(Organic Light
‑
Emitting Diode,OLED)显示器成为国内外非常热门的新兴平面显示器产品,这是因为OLED显示器具有自发光、广视角、短反应时间、高发光效率、广色域、低工作电压、薄厚度、可制作大尺寸与可挠曲的显示器及制程简单等特性,而且它还具有低成本的潜力。
[0003]在现有的OLED显示器中,通常需要同时具有GOA(Gate Driver on Array,阵列基板行驱动)和EOA两种架构以提供不同的扫描信号。然而,上述方式是涉及较为复杂,且会导致像素电路的尺寸较大。
技术实现思路
[0004]本专利技术实施例旨在提供一种像素电路及其驱动方法、显示装置,能够缩小像素电路的尺寸。
[0005]为实现上述目的,第一方面,本专利技术提供一种像素电路,用于与发光单元连接,所述像素电路包括: ...
【技术保护点】
【技术特征摘要】
1.一种像素电路,其特征在于,用于与发光单元连接,所述像素电路包括:存储单元、第一P型晶体管、第二P型晶体管、第一N型晶体管、第二N型晶体管与第三N型晶体管;所述存储单元的第一端与输入电源连接,所述存储单元的第二端分别与所述第二N型晶体管的栅极以及所述第一P型晶体管的非栅极端的第一端连接,所述第一N型晶体管的非栅极端的第一端与所述输入电源连接,所述第一N型晶体管的非栅极端的第二端分别与所述第二P型晶体管的非栅极端的第一端以及所述第二N型晶体管的非栅极端的第一端连接,所述第二N型晶体管的非栅极端的第二端分别与所述第一P型晶体管的非栅极端的第二端以及所述第三N型晶体管的非栅极端的第一端连接,所述第三N型晶体管的非栅极端的第二端与所述发光单元的第一端连接,所述发光单元的第二端接地;所述第一P型晶体管的栅极、所述第二P型晶体管的栅极、所述第一N型晶体管的栅极以及所述第三N型晶体管的栅极均用于输入第一扫描信号,所述第二P型晶体管的非栅极端的第二端用于输入数据信号。2.根据权利要求1所述的像素电路,其特征在于,所述存储单元包括存储电容;所述存储电容的第一端与所述输入电源连接,所述存储电容的第二端分别与所述第二N型晶体管的栅极连接以及所述第一P型晶体管的非栅极端的第一端连接。3.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第一复位晶体管;所述第一复位晶体管的栅极用于输入复位信号,所述第一复位晶体管的非栅极端的第一端与所述存储单元的第二端连接,所述第一复位晶体管的非栅极端的第二端用于输入复位数据。4.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括第二复位晶体管;所述第二复位晶体管的栅极用于输入所述复位信号,所述第二复位晶体管的非栅极端的第一端与所述发光单元的第一端连接,所述第二复位晶体管的非栅极端的第二端用于输入所述复位数据。5.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括第三复位晶体管;所述第三复位晶体管的栅极用于输入所述复位信号,所述第三复位晶体管的非栅极端的第一端与所述存储单元的第二端连接,所述第三复位晶体管的非栅极端的第二端与所述第三N型晶体管的非栅极端的第一端连接。6.根据权利要求1
‑
5任意一项所述的像素电路,其特征在于,所述像素电路还包括第四N型晶体管;所述第四N型晶体管的栅极用于输入复位信号,所述第四N型晶体管的非栅极端的第一端与所述输入电源连接,所述第四N型晶体管的非栅极端的第二端与所述第一N型晶体管的非栅极端的第一端连接。7.根据权利要求1
‑
5任意一项所述的像素电路,其特征在于,所述像素电路还包括第五N型晶体管;
所述第五N型晶体管的栅极用于输入复位信号,所述第五N型晶体管的非栅极端的第一端与所述第一N型晶体管的非栅极端的第二端连接,所述第五N型晶体管的非栅极端的第二端与所述第二N型晶体管的非栅极端的第一端连接。8.根据权利要求1
‑
5任意一项所述的像素电路,其特征在于,所述像素电路还包括第六N型晶体管;所述第六N型晶体管的栅极用于输...
【专利技术属性】
技术研发人员:王劭文,康佳昊,袁泽,
申请(专利权)人:深圳市柔宇科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。