【技术实现步骤摘要】
一种模数转换电路、芯片、控制方法和电子设备
[0001]本申请涉及信号处理
,尤其涉及一种模数转换电路、芯片、控制方法和电子设备。
技术介绍
[0002]模数转换器种类较多,例如:∑
‑
Δ(sigma
‑
delta)ADC、流水线(Pipeline)ADC、Flash ADC(也称为全并行模数转换器、闪烁型模数转换器)、SAR ADC(Successive Approximation Register ADC,逐次逼近寄存器模数转换器)。其中,sigma
‑
delta ADC的精度高,速度低;Pipeline ADC的分辨率和速度中等,静态功耗高;Flash ADC的速度高,功耗高;SAR ADC结构简单、面积较小、功耗较低,速度低。
技术实现思路
[0003]有鉴于此,本申请实施例提供了一种模数转换电路、芯片、控制方法和电子设备,以改善模数转换电路的性能。
[0004]根据本申请的一方面,提供了一种模数转换电路,包括:
[0005]Flash模数转换模块,被配置为对模拟输入信号进行采样并生成第一组码值;
[0006]多个SAR模数转换模块,被配置为交替地与Flash模数转换模块一同对模拟输入信号进行采样;
[0007]每个SAR模数转换模块,被配置为在自身采样完成后,基于第一组码值生成第二组码值,以输出与模拟输入信号对应的数字输出信号;其中,数字输出信号包括第一组码值和第二组码值;
[0008]Fla ...
【技术保护点】
【技术特征摘要】
1.一种模数转换电路,其特征在于,包括:Flash模数转换模块,被配置为对模拟输入信号进行采样并生成第一组码值;多个SAR模数转换模块,被配置为交替地与所述Flash模数转换模块一同对所述模拟输入信号进行采样;每个所述SAR模数转换模块,被配置为在自身采样完成后,基于所述第一组码值生成第二组码值,以输出与所述模拟输入信号对应的数字输出信号;其中,所述数字输出信号包括所述第一组码值和所述第二组码值;所述Flash模数转换模块的相邻两个采样时段之间的时间间隔小于所述模数转换电路的一个模数转换时长;其中,所述模数转换时长为从对所述模拟输入信号进行采样到生成与所述模拟输入信号对应的所述数字输出信号的时长。2.根据权利要求1所述的模数转换电路,其特征在于,所述Flash模数转换模块的相邻两个采样时段的时间间隔大于所述Flash模数转换模块对所述模拟输入信号进行采样到生成与所述模拟输入信号对应的所述第一组码值的时长。3.根据权利要求2所述的模数转换电路,其特征在于,所述Flash模数转换模块的相邻两个采样时段的时间间隔大于或等于一个所述模数转换时长与SAR模数转换模块的数目之比。4.根据权利要求1所述的模数转换电路,其特征在于,多路第一采样控制信号与所述多个SAR模数转换模块相对应,每个SAR模数转换模块,被配置为在自身对应的第一采样控制信号为第一电平时,对所述模拟输入信号进行采样;其中,在所述Flash模数转换模块的第一采样时段,所述多路第一采样控制信号中的任一路为所述第一电平,其余为第二电平;在所述Flash模数转换模块的第二采样时段,所述多路第一采样控制信号中的另一路为所述第一电平,其余为所述第二电平。5.根据权利要求4所述的模数转换电路,其特征在于,任一所述SAR模数转换模块处于转换时段时,所述SAR模数转换模块对应的第一采样控制信号为所述第二电平,以使所述SAR模数转换模块不对所述模拟输入信号进行采样。6.根据权利要求4所述的模数转换电路,其特征在于,还包括:采样控制模块,与所述多个SAR模数转换模块耦接,被配置为:基于所述Flash模数转换模块对应的第二采样控制信号生成所述多路第一采样控制信号,所述第二采样控制信号定义所述Flash模数转换模块的采样时段,其中:在所述Flash模数转换模块的所述第一采样时段,使所述多路第一采样控制信号中的任一路为所述第一电平,其余为所述第二电平;在所述Flash模数转换模块的所述第二采样时段,使所述多路第一采样控制信号中的另一路为所述第一电平,其余为所述第二电平。7.根据权利要求6所述的模数转换电路,其特征在于,所述采样控制模块,还被配置为基于输入到所述模数转换电路的第三采样控制信号生成所述第二采样控制信号。8.根据权利要求4所述的模数转换电路,其特征在于,还包括:选择模块,被配置为:基于所述多路第一采样控制信号,向与所述Flash模数转换模块一同进行采样的SAR模数转换模块提供相应的所述第一组码值。
9.根据权利要求8所述的模数转换电路,其特征在于,所述选择模块,被配置为:将所述多路第一采样控制信号延时至少一个时钟周期,在延时后的第一采样控制信号为所述第一电平时,向与所述第一采样控制信号对应的SAR模数转换模块提供相应的所述第一组码值。10.根据权利要求4所述的模数转换电路,其特征在于,还包括:多个接收模块,每个接收模块与一个SAR模数转换模块耦接;其中,所述每个接收模块被配置为:基于与自身耦接的SAR模数转换模块对应的第一采样控制信号,选择是否向与自身耦接的所述SAR模数转换模块提供所述第一组码值。11.根据权利要求10所述的模数转换电路,其特征在于,所述每个接收模块,被配置为:将与自身耦接的所述SAR模数转换模块对应的第一采样控制信号延时至少一个时钟周期,在延时后的第一采样控制信号为所述第一电平时,向与自身耦接的所述SAR模数转换模块提供所述第一组码值。12.根据权利要求1至11中任一项所述的模数转换电路,其特征在于,所述数字输出信号包括N位数字位,所述第一组码值为所述数字输出信号的高K位数字位,所述第二组码值为所述数字输出信号的低M位数字位,其中,N=K+M,N、K和M为正整数。13.一种模数转换方法,其特征在于,包括:由Flash模数转换模块对模拟输入信号进行采样并生成第一组码值;由多个SAR模数转换模块,交替地与所述Flash模数转换模块一同对所述模拟输入信号进行采样;由每个SAR模数转换模块在自身采样完成后,基于所述第一组码值生成第二组码值,以输出与所述模拟输入信号对应的数字输出信号;所述数字输出信号包括所述第一组码值和所述第二组码值;其中,所述Flash模数转换模块的相邻两个采样时段之间的时间间隔小于所述模数转换电路的一个模数转换时长,所述模数转换时...
【专利技术属性】
技术研发人员:刘维辉,欧阳振华,陈敏,
申请(专利权)人:芯海科技深圳股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。