具有数字预失真(DPD)选项的收发器电路制造技术

技术编号:34764290 阅读:14 留言:0更新日期:2022-08-31 19:10
一种系统(100)包含:主机处理器(102);收发器(104),其耦合到所述主机处理器(102);及功率放大器(126A

【技术实现步骤摘要】
【国外来华专利技术】具有数字预失真(DPD)选项的收发器电路

技术介绍

[0001]电子装置及集成电路(IC)技术的普及导致IC产品的商业化。随着新电子装置的开发及IC技术的进步,新IC产品被商业化。电子装置中需要的一个实例IC产品是收发器。在无线基站中使用实例收发器,其中所述收发器的传输链耦合到功率放大器(PA)以将信号放大到目标输出功率(例如,1W到20W)。Pa具有高达

20dBc的显著非线性度,这导致带外发射及带内信号失真。
[0002]为了改进PA的非线性度及效率,已使用数字预失真(DPD)算法,其中DPD算法使传输基带信号预失真使得PA的输出更加线性。随着时间推移,需要更新用于DPD校正操作的DPD算法以适应变化。DPD算法的更新涉及大量数据。DPD校正操作也表示大量处理。随着系统(例如基站)中的传输链及天线的数目增加,执行DPD更新及校正操作涉及越来越多的功率量、功耗及延时问题。

技术实现思路

[0003]根据本说明书的至少一个实施例,一种系统包括:主机处理器;收发器,其耦合到所述主机处理器;及功率放大器,其耦合到所述收发器的输出。所述收发器经配置以:对从传输链接收的传输数据执行DPD校正操作;及基于所述经执行DPD校正操作来输出经校正传输数据。所述经输出的经校正传输数据提供给所述功率放大器。
[0004]根据本说明书的至少一个实施例,一种收发器电路包括:通信接口;内插器,其耦合到所述通信接口;及DPD逻辑,其耦合到所述内插器。所述收发器电路还包含耦合到所述DPD逻辑的输出的传输链。
[0005]根据本说明书的至少一个实施例,一种集成电路包括:主机装置端子;通信接口,其耦合到所述主机装置端子;DPD逻辑,其耦合到所述通信接口;及传输链,其耦合到所述DPD逻辑的输出。所述DPD逻辑经配置以:如果已接收到DPD绕过指示符,那么绕过对从所述主机装置端子接收的传输数据进行DPD校正操作;及如果未接收到DPD绕过指示,那么对从所述主机装置端子接收的传输数据执行DPD校正操作。
附图说明
[0006]图1是展示根据实例实施例的系统的框图。
[0007]图2是展示根据实例实施例的另一系统的图。
[0008]图3是展示根据实例实施例的另一系统的图。
[0009]图4A

4C是展示根据实例实施例的数字预失真(DPD)配置简档(profile)数据编码选项的图。
[0010]图5A是展示根据实例实施例的用于数据传送以将DPD配置简档数据从主机装置递送到收发器电路的帧结构的图。
[0011]图5B是展示根据实例实施例的用于数据传送以将数据样本从收发器电路递送到主机装置的帧结构的图。
[0012]图6A

6C是展示根据实例实施例的DPD配置简档数据解码选项的图。
具体实施方式
[0013]本文中描述具有数字预失真(DPD)选项的收发器电路。在一些实例实施例中,所描述收发器电路是具有主机装置或处理器、收发器电路、功率放大器及天线的通信系统(例如,基站或其它无线通信链路)的部分,其中收发器电路的DPD选项促进与不同主机装置的兼容性且改进功率放大器(PA)的输出线性度及效率。
[0014]在一些实例中,主机装置经配置以将传输数据提供给收发器电路的传输链及/或处置从收发器电路的接收链提供的接收数据。在一个实例场景中,主机装置经配置以执行DPD估计操作且将更新(例如,DPD配置简档)提供给收发器电路,所述收发器电路对传输数据执行DPD校正操作。在这种场景中(其中由主机装置及收发器电路执行不同DPD操作),需要在主机装置与收发器电路之间传送大量数据,从而导致DPD更新的延时问题。在这种场景中需要的一种类型的数据传送涉及将经更新DPD配置数据(例如,呈不同查找表或LUT的形式的DPD配置简档)从主机装置传送到收发器电路,如上所述。在这种场景中需要的另一类型的数据传送涉及将数据样本(例如,来自功率放大器输出的数据样本、在DPD校正之前的数据样本及在DPD校正之后的数据样本)从收发器电路传送到主机装置,其中主机装置使用数据样本来执行DPD估计操作。这两种数据传送增加DPD更新的延时,这可导致PA输出的更高非线性度、更高的PA低效及增加的带外发射。
[0015]为了增加主机装置与收发器电路之间的数据传送速度,需要高速通信接口。用于主机装置与收发器电路之间的DPD相关数据传送的一种可用通信接口是串行外围接口(SPI)。假设速度是25MHz,那么使用SPI进行DPD相关数据传送的开销使DPD更新增加显著开销(近似25%的开销)。因此,在一些实例实施例中,主机装置及收发器使用串行器/解串行器(SERDES)通路(例如,JESD接口的部分)进行DPD相关数据传送。
[0016]在一个实例中,从主机装置到收发器电路的DPD相关数据传送涉及由主机装置使用截断及级联电路系统以截断传输位的总数(例如,针对每一数据传送从16个传输数据位截断到14个或更少的位)且级联DPD配置简档位(例如,针对所述数据传送中的每一者添加2个或更多的DPD配置简档位)以替换经截断传输位来准备数据传送。在这种情况下,收发器电路经配置以从包含在来自主机装置的数据传送中的经级联位恢复DPD配置简档。一旦被恢复,DPD配置简档就可供收发器电路的DPD逻辑使用以执行DPD校正操作。
[0017]在另一实例中,收发器同步地捕获反馈接收器输出处的数据样本块、DPD校正器输入处的数据样本块及DPD校正器输出处的块数据样本。在这个实例中,经捕获数据样本传送到主机装置以实现如本文中所描述的DPD估计。从收发器电路到主机装置的DPD相关数据传送涉及由收发器电路使用截断及级联电路系统以截断接收位的总数(例如,针对每一数据传送从16个接收数据位截断到14个或更少的位)且级联数据样本位(例如,添加2个或更多的DPD数据样本位)以替换经截断接收位来准备数据传送。在这种情况下,主机装置经配置以从包含在来自收发器电路的数据传送中的经级联位恢复数据样本。一旦被恢复,数据样本就可供主机装置使用以执行DPD估计操作。
[0018]在其它实例中,收发器电路经配置以执行所有DPD估计及DPD校正操作。作为另一替代方案,主机装置能够执行所有DPD估计及DPD校正操作。在此情况下,收发器电路能够绕
过执行DPD校正操作及/或DPD估计操作。作为另一替代方案,在主机装置与收发器电路之间划分DPD估计操作。作为另一替代方案,在主机装置与收发器电路之间划分DPD校正操作。根据需要,使用如本文中所描述的截断及级联来准备数据传送以加速从主机装置到收发器电路及/或从收发器电路到主机装置的DPD相关数据传送。另一选项是用SPI数据传送补充本文中所描述的经加速DPD相关数据传送。为了提供更好的理解,如下使用图来描述各种收发器电路选项、DPD选项及相关系统。
[0019]图1是展示根据实例实施例的系统100的框图。在一些实例实施例中,系统100是基站或其它无线通信装置。如所展示,系统100包含本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种系统,其包括:主机处理器;收发器,其耦合到所述主机处理器;功率放大器,其耦合到所述收发器的输出,其中所述收发器经配置以:对从所述主机处理器接收的传输数据执行DPD校正操作;基于所述经执行DPD校正操作来输出经校正传输数据,其中所述经输出的经校正传输数据提供给所述功率放大器;基于所述经校正传输数据来产生模拟传输信号;及将所述模拟传输信号提供给所述功率放大器。2.根据权利要求1所述的系统,其中所述收发器进一步经配置以:基于来自所述功率放大器的反馈数据来执行DPD估计操作;基于所述经执行DPD估计操作来更新DPD配置简档;及使用所述经更新DPD配置简档来对从所述主机处理器接收的传输数据执行后续DPD校正操作。3.根据权利要求1所述的系统,其中所述收发器包含数据采样逻辑,所述数据采样逻辑经配置以捕获以下项的数据样本:来自所述功率放大器的输出的反馈;到所述收发器的DPD逻辑的输入;及来自所述DPD逻辑的输出。4.根据权利要求3所述的系统,其中所述收发器包含DPD估计逻辑,所述DPD估计逻辑经配置以基于所述数据样本来确定经更新DPD配置简档,且其中所述收发器经配置以使用所述经更新DPD配置简档来执行后续DPD校正操作。5.根据权利要求3所述的系统,其中所述收发器包含:接收链;及通信接口,其耦合在所述接收链与所述主机处理器之间,其中所述通信接口经配置以准备数据传送,所述经准备数据传送中的每一者包含与所述数据样本的位级联的接收数据位的截断集。6.根据权利要求1所述的系统,其中所述收发器包含:DPD逻辑,其经配置以执行所述DPD校正操作;及通信接口,其耦合在所述DPD逻辑与所述主机处理器之间,其中所述通信接口经配置以:从自所述主机处理器接收的数据传送提取DPD配置简档;及将所述经提取DPD配置简档提供给所述DPD逻辑,其中所述数据传送中的每一者包含与所述DPD配置简档的位级联的传输数据位的截断集。7.根据权利要求6所述的系统,其中所述通信接口经配置以从包含第一组零、标头、DPD配置数据位、循环冗余校验(CRC)位及第二组零的数据传送结构提取所述DPD配置简档。8.根据权利要求6所述的系统,其中所述收发器包括多个通道,且其中所述通信接口经配置以从由所述多个通道递送的I及Q数据提取所述DPD配置简档。9.根据权利要求6所述的系统,其中所述通信接口是JESD接口。10.根据权利要求1所述的系统,其中所述系统是基站。11.一种收发器电路,其包括:
通信接口;内插器,其耦合到所述通信接口;数字预失真(DPD)逻辑,其耦合到所述内插器;及传输链,其耦合到所述DPD逻辑的输出。12.根据权利要求11所述的收发器电路,其进一步包括主机装置端子,其中所述DPD逻辑经配置以:从所述主机装置端子接收传输数据;对所述经接收传输数据执行DPD校正操作;及基于所述经执行DPD校正操作来将经校正传输数据输出到所述传输链。13.根据权利要求12所述的收发器电路,其...

【专利技术属性】
技术研发人员:F
申请(专利权)人:德州仪器公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1