【技术实现步骤摘要】
图像传感器
[0001]本申请涉及图像传感器
,具体涉及一种图像传感器。
技术介绍
[0002]在图像传感器(CIS)中像素阵列(pixel)输出的像素位线(bitline)走线,从像素阵列到模数转换器(coladc)都需要保护。一般通过将输出位线接地走线进行保护,但是接地保护会引入较大的寄生电容,从而影响像素阵列输出的像素信号的存储速度。
[0003]在构思及实现本申请过程中,专利技术人发现至少存在如下问题,如何保证在接地保护情况下的像素信号存储速度,如何降低等效寄生电容以及其对像素输出的影响。
[0004]前面的叙述在于提供一般的背景信息,并不一定构成现有技术。
技术实现思路
[0005]本申请提供一种图像传感器,用于缓解等效寄生电容太大影响像素信号存储速度的问题。
[0006]在一方面,本申请提供一种图像传感器,可选地,包括像素阵列、像素输出位线和模数转换模块;
[0007]所述像素阵列通过所述像素输出位线连接所述模数转换模块;
[0008]所述模数转换模块包括 ...
【技术保护点】
【技术特征摘要】
1.一种图像传感器,其特征在于,包括像素阵列、像素输出位线和模数转换模块;所述像素阵列通过所述像素输出位线连接所述模数转换模块;所述模数转换模块包括源极跟随晶体管,其中:所述源极跟随晶体管的栅极连接所述像素输出位线,所述源极跟随晶体管的漏极连接预设电压,所述源极跟随晶体管的源极接入电流源;所述源极跟随晶体管的源极还连接源极跟随信号线,且所述源极跟随信号线沿远离所述源极跟随晶体管的源极的相对方向分别包括第一源极跟随信号子线和第二源极跟随信号子线,所述第一源极跟随信号子线和所述第二源极跟随信号子线均与所述像素输出位线平行设置,且所述第一源极跟随信号子线和所述第二源极跟随信号子线分别位于所述像素输出位线的两侧。2.如权利要求1所述的图像传感器,其特征在于,所述第一源极跟随信号子线和所述像素输出位线具有第一寄生电容,所述第二源极跟随信号子线和所述像素输出位线具有第二寄生电容,所述第一寄生电容...
【专利技术属性】
技术研发人员:陈鹏,李林,
申请(专利权)人:思特威上海电子科技股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。