用于低端X86处理器的关机后自启动电路制造技术

技术编号:34623930 阅读:23 留言:0更新日期:2022-08-20 09:31
本发明专利技术公开一种用于低端X86处理器的关机后自启动电路,包括有首次上电自启动电路、软件关机后启动电路以及第一与门;软件关机后启动电路包括有电阻R3、电阻R4、电阻R5、电容C3、第二与门、第一施密特触发器非门以及第二施密特触发器非门;第二施密特触发器非门的输出端和首次上电自启动电路的输出端分别连接第一与门的两输入端,第一与门的输出端用于连接CPU主板的开关机按键引脚;其能够在使用软件关机或误操作关机的情况下,实现自启动,无需去现场切断电源并重新接通电源,给使用带来便利性,尤其是,并没有使用SuperIO芯片和复位芯片,大大降低成本。大大降低成本。大大降低成本。

【技术实现步骤摘要】
用于低端X86处理器的关机后自启动电路


[0001]本专利技术涉及X86处理器领域技术,尤其是指一种用于低端X86处理器的关机后自启动电路。

技术介绍

[0002]X86是处理器架构的一种,一般分低端产品、中端产品和高端产品。低端产品一般用于工业应用,中端产品一般用于办公和个人应用,高端产品多用于服务器产品。
[0003]X86是处理器一般分为S0、S1、S2、S3、S4、S5六个工作状态。 S0代表整机正常工作;S1代表CPU停止工作;S2代表CPU关闭;S3 代表除了内存外的部件都停止工作;S4 代表内存信息写入硬盘,所有部件停止工作;S5代表整机关闭。
[0004]其中,S5状态跳转到S0状态的过程中需要在CPU芯片或配套桥芯片的PWRBTN引脚提供一个宽度大于16ms且小于4S的低电平进行按键电平触发,如宽度小于16MS触发为无需触发,如宽度大于4S的设备关机再次进入S5状态。
[0005]工业用户受工作环境限制一般要求无风扇设计、机箱外无外漏开关按键, 需要220V接入后设备立即自启动,接入即长期运行,正常无关机状态,即只有上电前的S5状态和正常工作的S0状态。
[0006]现有的低端X86处理器存在以下缺陷:1、使用带有Automatic PWRON功能的SuperIO芯片输出按键电平,SuperIO芯片为专用MCU,其成本高;2、使用复位芯片在设备接入电源后输出低电平,模拟按键动作,复位芯片为专用芯片,其成本高。
[0007]3、在使用过程中如果软件人员输入shutdown命名或其他误操作导致的关机则无法自启动,只能去现场切断电源并重新接通才能实现自启动,给使用带来不便。
[0008]因此,本专利技术申请中,申请人精心研究一种用于低端X86处理器的关机后自启动电路来解决了上述问题。

技术实现思路

[0009]有鉴于此,本专利技术针对现有技术存在之缺失,其主要目的是提供一种用于低端X86处理器的关机后自启动电路,其能够在使用软件关机或误操作关机的情况下,实现自启动,无需去现场切断电源并重新接通电源,给使用带来便利性,尤其是,并没有使用SuperIO芯片和复位芯片,大大降低成本。
[0010]为实现上述目的,本专利技术采用如下之技术方案:一种用于低端X86处理器的关机后自启动电路,包括有首次上电自启动电路、软件关机后启动电路以及第一与门;所述软件关机后启动电路包括有电阻R3、电阻R4、电阻R5、电容C3、第二与门、第一施密特触发器非门以及第二施密特触发器非门;
电阻R3和电阻R4串联,电阻R3的非串联节点用于连接3.3V工作电压,电阻R4的非串联节点接地,第二与门的两输入端共同连接电阻R3和电阻R4的串联节点,第二与门的输出端通过电阻R5连接第一施密特触发器非门的输入端;电容C3的一端用于连接3.3V待机电压,电容C3的另一端连接第一施密特触发器非门的输入端,第一施密特触发器非门的输出端连接第二施密特触发器非门的输入端;第二施密特触发器非门的输出端和首次上电自启动电路的输出端分别连接第一与门的两输入端,第一与门的输出端用于连接CPU主板的开关机按键引脚。
[0011]作为一种优选方案,R4除以(R3+ R4)的商值大于0.8。
[0012]作为一种优选方案,R5和C3的乘积大于4000。
[0013]作为一种优选方案,所述首次上电自启动电路包括有电阻R1、电容C1、电容C2、电阻R2、第二与门、第三施密特触发器非门、第四施密特触发器非门以及第五施密特触发器非门;电阻R1的一端用于连接3.3V待机电压,电阻R1的另一端通过电容C1接地,第三施密特触发器非门的输入端连接电阻R1的另一端,第三施密特触发器非门的输出端通过电容C2连接第四施密特触发器非门的输入端;电阻R2的一端用于连接3.3V待机电压,电阻R2的另一端连接第四施密特触发器非门的输入端,第四施密特触发器非门的输出端连接第五施密特触发器非门的输入端,第五施密特触发器非门的输出端为首次上电自启动电路的输出端。
[0014]作为一种优选方案,R1和C1的乘积位于200至4000之间。
[0015]作为一种优选方案,R2和C2的乘积位于200至4000之间。
[0016]本专利技术与现有技术相比具有明显的优点和有益效果,具体而言,由上述技术方案可知,通过首次上电自启动电路、第一与门以及软件关机后启动电路的配合,能够在使用软件关机或误操作关机的情况下,实现自启动,无需去现场切断电源并重新接通电源,给使用带来便利性,尤其是,软件关机后启动电路并没有使用SuperIO芯片和复位芯片,大大降低成本;其次是,通过首次上电自启动电路的具体电路设计,无需专用芯片实现首次开机的自启动,进一步节约成本。
[0017]以及,整体电路结构设计巧妙合理,确保X86处理在使用过程中的稳定性和可靠性。
[0018]为更清楚地阐述本专利技术的结构特征和功效,下面结合附图与具体实施例来对本专利技术进行详细说明。
附图说明
[0019]图1是本专利技术之较佳实施例的大致电路原理图;图2是本专利技术之较佳实施例的首次上电自启动电路的信号变化示意图;图3是本专利技术之较佳实施例的软件关机后启动电路的信号变化示意图(也显示首次上电自启动电路的信号变化示意图)。
[0020]附图标识说明:11、软件关机后启动电路
ꢀꢀ
12、首次上电自启动电路。
具体实施方式
[0021]请参照图1至图3所示,其显示出了本专利技术之较佳实施例的具体结构,是一种用于低端X86处理器的关机后自启动电路,包括有首次上电自启动电路12、软件关机后启动电路11以及第一与门;所述软件关机后启动电路11包括有电阻R3、电阻R4、电阻R5、电容C3、第二与门、第一施密特触发器非门以及第二施密特触发器非门;电阻R3和电阻R4串联,电阻R3的非串联节点用于连接3.3V工作电压,电阻R4的非串联节点接地,第二与门的两输入端共同连接电阻R3和电阻R4的串联节点,在本实施例中,R4除以(R3+ R4)的商值大于0.8,即R4/(R3+ R4)>0.8。优选地,R4=200K,R3=1K。
[0022]第二与门的输出端通过电阻R5连接第一施密特触发器非门的输入端,电容C3的一端用于连接3.3V待机电压,电容C3的另一端连接第一施密特触发器非门的输入端,在本实施例中,R5和C3的乘积大于4000,即R5*C3>4000。优选地,R5=100K,C3=47UF。利用C3的储能在关机后维持一段高电平后变成低电平,继而模拟出按按键的动作,当主板CPU重新商店后E点从新回到高电平,时间小于4S不会导致关机,从而实现软件关机后的自启动。
[0023]第一施密特触发器非门的输出端连接第二施密特触发器非门的输入端;第二施密特触发器非门的输出端和首次上电自启动电路12的输出端分别连接第一与门的两输入端,第一与门的输出端用于连接CPU主板的开关机按键引脚。优选地,CPU主板的型号为Intel J1本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于低端X86处理器的关机后自启动电路,其特征在于:包括有首次上电自启动电路、软件关机后启动电路以及第一与门;所述软件关机后启动电路包括有电阻R3、电阻R4、电阻R5、电容C3、第二与门、第一施密特触发器非门以及第二施密特触发器非门;电阻R3和电阻R4串联,电阻R3的非串联节点用于连接3.3V工作电压,电阻R4的非串联节点接地,第二与门的两输入端共同连接电阻R3和电阻R4的串联节点,第二与门的输出端通过电阻R5连接第一施密特触发器非门的输入端;电容C3的一端用于连接3.3V待机电压,电容C3的另一端连接第一施密特触发器非门的输入端,第一施密特触发器非门的输出端连接第二施密特触发器非门的输入端;第二施密特触发器非门的输出端和首次上电自启动电路的输出端分别连接第一与门的两输入端,第一与门的输出端用于连接CPU主板的开关机按键引脚。2.根据权利要求1所述的用于低端X86处理器的关机后自启动电路,其特征在于:R4除以(R3+ R4)的商值大于0.8。3.根据权利要求1所述的用于低端X86处理器的关机后自启动电路...

【专利技术属性】
技术研发人员:董学慧陈书生宋洪法杨莉莉高建华冯志德
申请(专利权)人:北京华电众信技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1