【技术实现步骤摘要】
一种信号监测方法及电路
[0001]本专利技术涉及一种用于监测数据传输时信号的存在或者丢失的信号监测方法及电路。
技术介绍
[0002]通讯领域,在数据传输时需要确认信号的存在或者丢失,以实现时分传输模式的控制。传统的信号传输有无的确认方式是通过探测信号幅度的大小与相关阈值的比较而得到的。
[0003]针对信号丢失的判定,现有技术采用幅度判决方式如图1所示,这是现有的信号速率判决电路的结构框架图。图中输入放大级,输出缓冲级组成高速信号放大器的信号通道部分。高速交流信号从输入端DIN,/DIN输入,经过放大后从输出端DOUT,/DOUT输出。模拟信号经过幅值判决电路Signal Level Detector做幅值判决,由输出电路输出判决信号SD。
[0004]通过幅值判决电路对信号丢失的判决时间比较长,为通信协议所允许的长连续码持续时间(正常的通信协议对传输数据的长连续码有一定的要求,即可以连续相同的高电平或者低电平极限;超过通信协议允许的持续时间长度的长连续码被认为是错误的输入信号)要求的十倍以上。过长的信号 ...
【技术保护点】
【技术特征摘要】
1.一种信号监测方法,其特征在于:在外部复位完成后,以通信协议所允许的长连续码持续时间作为时间间隔探测外部输入信号是否存在上升沿或下降沿,若探测到输入信号不存在上升沿或下降沿,说明无输入数据;若探测到输入信号存在上升沿或下降沿,说明存在输入数据,电路反馈产生新的复位信号,并再次以通信协议所允许的长连续码持续时间作为时间间隔探测外部输入信号是否存在上升沿或下降沿。2.一种信号监测电路,其特征在于:包括长连续码判决电路CID,该长连续码判决电路CID包括:锁存器DL1、锁存器DL2、或门OR1、非门N1,该锁存器DL1的输入端连接高电平信号,控制端连接外部输入信号;锁存器DL2的输入端连接高电平信号,外部输入信号经非门N1后连接锁存器DL2的控制端,锁存器DL1和锁存器DL2的输出端经连接至或门OR1产生信号DATA_EXIST;锁存器DL3,该锁存器DL3的输入端连接信号DATA_EXIST,控制端连接信号EXIST_DETECT,输出端产生信号DATA_CONF IRM;判决信号产生电路,用于根据内部复位信号RST输出周期为通信协议所允许的长连续码持续时间的一个周期的脉冲信号EXIST_DETECT;或门OR2,其一输入端能与信号DATA_CONFIRM连接,另一输入端与外部复位信号Reset连接,输出端产生内部复位信号RST;其中,锁存器DL1、锁存器DL2、锁存器DL3、锁存器DL4均为上升沿触发锁存器。3.根据权利要求2所述的一种信号监测电路,其特征在于:该长连续码判决电路CID还包括锁存器DL4,该锁存器DL4的输入端连接信号DATA_CONFIRM,控制端能连接信号EXIST_DETECT,输出端连接非门N2输出信号CID_LOS。4.根据权利要求2所述的一种信号监测电路,其特征在于:该长连续码判决电路CID还包括延时电路DLY_2,连接在锁存器DL3的输出端与或门OR2的其一输入端之间。5.根据权利要求3所述的一种信号监测电路,其特征在于:该长连续码判决电路CID还包括延时电路DLY_1,连接在判决信号产生电路与锁存器DL4的控制端之间。6.根据权利要求2所述的一种信号监测电路,其特征在于:该判决信号产生电路包括延时电路DLY_3、非门N3、非门N4和时间设置电路T1,该非门N3的输入端连接内部复位信号RST,该非门N3的输出端经连接延时电路DLY_3后连接该时间设置电路T1的输入端IN,该时间设置电路T1的输入端RST连接该内部复位信号RST,该时间设置电路T1的输出端OUT连接该非门N4的输入端,该非门N4的输出端产生信号EXIST_DETECT;该时间设置电路T1包括非门N5、非门N6、与门AND1、一延时单元DLY_U和一延时模块D...
【专利技术属性】
技术研发人员:周杰,章可循,葛军华,潘剑华,
申请(专利权)人:厦门优迅高速芯片有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。