一种应用于层次化物理设计的逻辑简化方法技术

技术编号:34448067 阅读:20 留言:0更新日期:2022-08-06 16:45
本发明专利技术实施例涉及一种应用于层次化物理设计的逻辑简化方法。包括:遍历原始网表文件中所有单元(ce l l),识别并移除原始网表文件中除了时序器件和宏单元外的其他单元(ce l l),得轻量化的网表文件;根据轻量化的网表文件执行顶层的布局规划(f l oorp l an),得到轻量化的数据文件(database);根据轻量化的数据文件生成设计交换格式(DEF)文件,并结合原始网表文件进行逻辑功能模块的设计实现。始网表文件进行逻辑功能模块的设计实现。始网表文件进行逻辑功能模块的设计实现。

【技术实现步骤摘要】
一种应用于层次化物理设计的逻辑简化方法


[0001]本专利技术涉及芯片设计
,尤其涉及一种应用于层次化物理设计的逻辑简化方法。

技术介绍

[0002]展平化的设计方法是一种自下而上的设计思路,这种设计方法会一下子导入所有芯片中所需要的元件,而每个元件都要经过充分的验证,确保各个元件的功能无误。而后将所有这些原件组合,构成整个芯片系统。工程师在设计的时候,可以随意调动任意一个原件,也就是说所有元件都是看得到的,也就是说工程师可以看到芯片所有内容的完整的设计,因此这样的设计通常由一个或少数几个工程师来完成。
[0003]然而,随着芯片的规模越来越大,全芯片模式的设计数据量和复杂程度与过去相比已经不可同日而语,直接完成全芯片设计的工作越来越不现实。层次化设计逐渐替代了展平式设计,成为了主流的设计方法。
[0004]层次化的设计方法是一种自上而下的设计思路。对于前端设计来说,它会首先分析整个芯片要实现的功能,而后划分(partition)为不同的功能模块,在划分的时候只关心每个模块的输入输出,不考虑模块内部具体是怎么构成的。之后对本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种应用于层次化物理设计的逻辑简化方法,其特征在于,所述逻辑简化方法包括:遍历原始网表文件中所有单元(cell),识别并移除原始网表文件中除了时序器件和宏单元外的其他单元(cell),得轻量化的网表文件;根据轻量化的网表文件执行顶层的布局规划(floorplan),得到轻量化的数据文件(database);根据轻量化的数据文件生成设计交换格式(DEF)文件,并结合原始网表文件进行逻辑功能模块的设计实现。2.根据权利要求1所述的逻辑简化方法,其特征在于,所述识别的方法包括:根据各单元的库单元(library cell)中的属性,识别原始网表文件中除了时序器件和宏单元外的其他单元(cel l)。3.根据权利要求1所述的逻辑简化方法,其特征在于,所述移除的方法包括:从原始网表文件中移除所述其他单元,并将每一个所述其他单元的输...

【专利技术属性】
技术研发人员:赵少峰杨昕禾
申请(专利权)人:东科半导体安徽股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1