像素驱动电路及其驱动方法、显示面板和显示装置制造方法及图纸

技术编号:34397649 阅读:16 留言:0更新日期:2022-08-03 21:33
本公开提供了一种像素驱动电路及其驱动方法、显示面板和显示装置。该像素驱动电路配置为驱动发光元件发光,该像素驱动电路包括:驱动子电路,连接至发光元件;数据写入子电路,电连接至数据信号端、扫描信号端和驱动子电路,并在来自扫描信号端的扫描信号的控制下,将来自数据信号端的数据信号写入驱动子电路,以及将来自数据信号端的数据信号施加至漏电补偿点;以及发光控制子电路,电连接至驱动子电路、发光控制信号端和发光元件,发光控制子电路配置为在来自发光控制信号端的发光控制信号的控制下,控制驱动子电路向发光元件输出与数据信号相关的驱动电流,其中,在发光元件的发光过程中,利用漏电补偿点的电压补偿驱动子电路的控制极电压。子电路的控制极电压。子电路的控制极电压。

【技术实现步骤摘要】
像素驱动电路及其驱动方法、显示面板和显示装置


[0001]本公开涉及显示
,更具体地,涉及一种像素驱动电路及其驱动方法、显示面板和显示装置。

技术介绍

[0002]有机发光二极管(Organic Light Emitting Diode,OLED)显示器是当今平板显示器研究领域的热点之一。
[0003]OLED显示器的显示面板利用驱动像素电路提供的驱动电流来控制发光。当数据电压被施加到像素驱动电路中的驱动晶体管时,驱动晶体管向OLED显示器输出与数据电压对应的电流,从而驱动OLED显示器发出相应亮度的光。然而,在低频驱动像素电路中,常会出现较为明显地闪烁问题,劣化显示质量。

技术实现思路

[0004]本公开提出了一种像素驱动电路及其驱动方法、显示面板和显示装置。
[0005]根据本公开的一个方面,提出了一种像素驱动电路,配置为驱动发光元件发光,像素驱动电路包括:
[0006]像素驱动电路包括:
[0007]驱动子电路,连接至发光元件;
[0008]数据写入子电路,电连接至数据信号端、扫描信号端和驱动子电路,并在来自扫描信号端的扫描信号的控制下,将来自数据信号端的数据信号写入驱动子电路,以及将来自数据信号端的数据信号施加至漏电补偿点;以及
[0009]发光控制子电路,电连接至驱动子电路、发光控制信号端和发光元件,发光控制子电路配置为在来自发光控制信号端的发光控制信号的控制下,控制驱动子电路向发光元件输出与数据信号相关的驱动电流,其中,在发光元件的发光过程中,利用漏电补偿点的电压补偿驱动子电路的控制极电压。
[0010]例如,数据写入子电路包括第一晶体管、第二晶体管和第一双栅晶体管,扫描信号端包括第一扫描信号端、第二扫描信号端和第三扫描信号端,漏电补偿点包括第一漏电补偿点;
[0011]其中,第一晶体管的控制极电连接至第一扫描信号端,第一晶体管的第一极电连接至数据信号端,第一晶体管的第二极电连接至第一双栅晶体管的双栅之间的第一漏电补偿点,第一双栅晶体管的栅极与第二扫描信号端电连接,第一极与预定初始电压端相连,第二极与驱动子电路的控制极电连接;
[0012]第二晶体管的控制极电连接至第三扫描信号端,第二晶体管的第一极电连接至第一晶体管的第二极,第二晶体管的第二极电连接至驱动子电路的输入端。
[0013]例如,数据写入子电路还包括第三晶体管和第二双栅晶体管,扫描信号端包括第四扫描信号端,漏电补偿点还包括第二漏电补偿点;
[0014]其中,第三晶体管的控制极电连接至第四扫描信号端,第三晶体管的第一极电连接至第一晶体管的第二极,第三晶体管的第二极电连接至第二双栅晶体管的双栅之间的第二漏电补偿点;第二双栅晶体管的栅极与第三扫描信号端电连接,第一极与发光控制子电路电连接,第二极与驱动子电路的控制极电连接。
[0015]例如,数据写入子电路还包括第四晶体管;
[0016]其中,第四晶体管的控制极电连接至第四扫描信号端,第四晶体管的第一极电连接至第一晶体管的第二极,第四晶体管的第二极电连接至第一漏电补偿点。
[0017]例如,数据写入子电路包括第一晶体管、第二晶体管和第一双栅晶体管,扫描信号端包括第一扫描信号端和第三扫描信号端,漏电补偿点包括第一漏电补偿点;
[0018]其中,第一晶体管的控制极电连接至第一扫描信号端,第一晶体管的第一极电连接至第二晶体管的第二极,第一晶体管的第二极电连接至驱动子电路的输入端;以及
[0019]第二晶体管的控制极电连接至第三扫描信号端,第二晶体管的第一极电连接至数据信号端,第二晶体管的第二极电连接至第一双栅晶体管的双栅之间的第一漏电补偿点。
[0020]例如,数据写入子电路包括第一晶体管、第二晶体管、第三晶体管和第一双栅晶体管,漏电补偿点包括第一漏电补偿点,扫描信号端包括第三扫描信号端;
[0021]其中,第一晶体管的控制极电连接至第一双栅晶体管的双栅之间的第一漏电补偿点,第一晶体管的第一极电连接至第二晶体管的第二极,第一晶体管的第二极电连接至第三晶体管的第一极;
[0022]第二晶体管的控制极电连接至第三扫描信号端,第二晶体管的第一极电连接至数据信号端,第二晶体管的第二极电连接至驱动子电路的输入端;以及
[0023]第三晶体管的控制极电连接至第三扫描信号端,第三晶体管的第二极在连接至第一漏电补偿点。
[0024]例如,数据写入子电路包括第一晶体管、第三晶体管和第二双栅晶体管,漏电补偿点包括第一漏电补偿点,扫描信号端包括第一扫描信号端和第三扫描信号端;
[0025]其中,第一晶体管的控制极电连接至第一扫描信号端,第一晶体管的第一极电连接至数据信号端,第一晶体管的第二极电连接至位于第三晶体管与第二双栅晶体管之间的第一漏电补偿点;以及
[0026]第三晶体管的控制极电连接至第四扫描信号端,第三晶体管的第一极电连接至第一漏电补偿点,第三晶体管的第二极电连接至驱动子电路的输入端。
[0027]例如,数据写入子电路还包括第五晶体管;
[0028]其中,第五晶体管的控制极电连接至第二扫描信号端,第五晶体管的第一极电连接至预定初始电压端,第五晶体管的第二极电连接至发光元件的阳极。
[0029]例如,发光控制子电路包括第六晶体管和第七晶体管;
[0030]其中,第六晶体管的控制极电连接至发光控制信号端,第六晶体管的第一极电连接至第一电源,第六晶体管的第二极电连接至驱动子电路的输入端;以及
[0031]第七晶体管的控制极电连接至发光控制信号端,第七晶体管的第一极电连接至驱动子电路的输出端,第七晶体管的第二极电连接至发光元件。
[0032]例如,驱动子电路包括驱动晶体管和存储电容;
[0033]其中,驱动晶体管的控制极电连接至数据写入子电路,驱动晶体管的源极电连接
至数据写入子电路,漏极电连接至发光控制子电路;以及
[0034]存储电容的第一端电连接至驱动晶体管的控制极,存储电容的第二端电连接至第一电源。
[0035]例如,当驱动电流驱动发光元件发光时,驱动电流为K(Vdata

ELVDD)2,其中K为与驱动晶体管相关的常数,Vdata为数据信号,ELVDD为第一电源电压。
[0036]根据本公开实施例的另一方面,提供了一种显示面板,包括:
[0037]扫描信号线,配置为提供扫描信号;
[0038]数据信号线,配置为提供数据信号;
[0039]初始化信号线,配置为提供初始化信号;
[0040]控制信号线,配置为提供发光控制信号;
[0041]根据本公开实施例的像素驱动电路;以及
[0042]发光元件,发光元件的第一端连接至像素驱动电路,发光元件的第二端连接至第二电源。
[0043]根据本公开实施例的另一方面,提供了一种显示装置,包括根据本公开实施例的显示面板。
[0044]根据本公开实本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,配置为驱动发光元件发光,所述像素驱动电路包括:驱动子电路,连接至所述发光元件;数据写入子电路,电连接至数据信号端、扫描信号端和所述驱动子电路,并在来自所述扫描信号端的扫描信号的控制下,将来自所述数据信号端的数据信号写入所述驱动子电路,以及将来自所述数据信号端的数据信号施加至漏电补偿点;以及发光控制子电路,电连接至所述驱动子电路、发光控制信号端和所述发光元件,所述发光控制子电路配置为在来自发光控制信号端的发光控制信号的控制下,控制所述驱动子电路向所述发光元件输出与所述数据信号相关的驱动电流,其中,在所述发光元件的发光过程中,利用所述漏电补偿点的电压补偿所述驱动子电路的控制极电压。2.根据权利要求1所述的像素驱动电路,其中,所述数据写入子电路包括第一晶体管、第二晶体管(T4)和第一双栅晶体管,所述扫描信号端包括第一扫描信号端(SK)、第二扫描信号端(SI)和第三扫描信号端(SS),所述漏电补偿点包括第一漏电补偿点(A);其中,所述第一晶体管(T8)的控制极电连接至所述第一扫描信号端(SK),所述第一晶体管(T8)的第一极电连接至所述数据信号端(Vdata),所述第一晶体管(T8)的第二极电连接至所述第一双栅晶体管的双栅之间的所述第一漏电补偿点(A),所述第一双栅晶体管的栅极与第二扫描信号端(SI)电连接,第一极与预定初始电压端相连,第二极与所述驱动子电路的控制极电连接;所述第二晶体管(T4)的控制极电连接至所述第三扫描信号端(SS),所述第二晶体管(T4)的第一极电连接至所述第一晶体管(T8)的第二极,所述第二晶体管(T4)的第二极电连接至所述驱动子电路的输入端。3.根据权利要求2所述的像素驱动电路,其中,所述数据写入子电路还包括第三晶体管(T9)和第二双栅晶体管(T2

1 T2

2),所述扫描信号端包括第四扫描信号端(SY),所述漏电补偿点还包括第二漏电补偿点(B);其中,所述第三晶体管(T9)的控制极电连接至所述第四扫描信号端(SY),所述第三晶体管(T9)的第一极电连接至所述第一晶体管(T8)的第二极,所述第三晶体管(T9)的第二极电连接至所述第二双栅晶体管的双栅之间的第二漏电补偿点(B);所述第二双栅晶体管的栅极与第三扫描信号端(SS)电连接,第一极与所述发光控制子电路电连接,第二极与所述驱动子电路的控制极电连接。4.根据权利要求3所述的像素驱动电路,其中,所述数据写入子电路还包括第四晶体管(T10);其中,所述第四晶体管(T10)的控制极电连接至所述第四扫描信号端(SY),所述第四晶体管(T10)的第一极电连接至所述第一晶体管(T8)的第二极,所述第四晶体管(T10)的第二极电连接至所述第一漏电补偿点(A)。5.根据权利要求1所述的像素驱动电路,其中,所述数据写入子电路包括第一晶体管(T8)、第二晶体管(T4)和第一双栅晶体管(T1

1 T1

2),所述扫描信号端包括第一扫描信号端(SK)和第三扫描信号端(SS),所述漏电补偿点包括第一漏电补偿点(A);其中,所述第一晶体管(T8)的控制极电连接至所述第一扫描信号端(SK),所述第一晶体管(T8)的第一极电连接至所述第二晶体管(T4)的第二极,所述第一晶体管(T8)的第二极
电连接至所述驱动子电路的输入端;以及所述第二晶体管(T4)的控制极电连接至所述第三扫描信号端(SS),所述第二晶体管(T4)的第一极电连接至所述数据信号端(Vdata),所述第二晶体管(T4)的第二极电连接至所述第一双栅晶体管的双栅之间的所述第一漏电补偿点(A)。6.根据权利要求1所述的像素驱动电路,其中,所述数据写入子电路包括第一晶体管(T8)、第二晶体管(T4)、第三晶体管(T9)和第一双栅晶体管(T1

1 T1

2),所述漏电补偿点包括第一漏电补偿点(A),所述扫描信号端包括第三扫描信号端(SS);其中,所述第一晶体管(T8)的控制极电连接至所述第一双栅晶体管的双栅之间的第一漏电补偿点(A),所述第一晶体管(T8)的第一极电连接至所述第二晶体管(T4)的第二极,所述第一晶体管(T8)的第二极电连接至所述第三晶体管(T9)的第一极;所述第二晶体管(T4)的控制极电连接至所述第三扫描信号端(SS),所述第二晶体管(T4)的第一极电连接至所述数据信号端,所述第二晶体管(T4)的第二极电连接至所述驱动子电路的输入端;以及所述第三晶体管(T9)的控制极电连接至第三扫描信号端(SS),所述第三晶体管(T9)的第二极在连接至所述第一漏电补偿点(A)。7.根据权利要求1所述的像素驱动电路,其中,所述数据写入子电路包括第一晶体管(T8)、第三晶体管(T9)和第二双栅晶体管,所述漏电补偿点包括第一漏电补偿点(A),所述扫描信号端包括第一扫描信号端(SK)和第三扫描信号端(SS);其中,所述第一晶体管(T8)的控制极电连接至所述第一扫描信号端(SK),所述第一晶体管(T8)的第一极电连接至所述数据信号端,所述第一晶体管(T8)的第二极电连接至位于所述第三晶体管(T9)与所述第二双栅晶体管之间的所述第一漏电补偿点(A);以及所述第三晶体管(T9)的控制极电连接至第四扫描信号端(SY),所述第三晶体管(T9)的第一极电连接至...

【专利技术属性】
技术研发人员:袁长龙
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1