【技术实现步骤摘要】
一种数据传输方法和装置
[0001]本专利技术涉及显示
,尤其涉及一种数据传输方法和装置。
技术介绍
[0002]显示装置中包括的多个结构之间通常需要进行数据传输,一种显示装置包括ARM(Advanced Reduced Instruction Set Computing Machines,Advanced RISC Machines,高级精简指令集计算机)和(Field Programmable Gate Array,现场可编程逻辑门阵列),由于ARM和FPGA为不同体系结构的处理器,所以两者之间的数据无法直接传递,而是需要采用特定的通信方式实现,例如通过IIC总线(Inter
‑
Integrated Circuitd,或称I2C总线,集成电路总线)实现ARM和FPGA之间的数据传输。基于IIC总线的数据传输需要指明数据存放的位置,即,所传输的全量数据是由描述特定内容的数据和该数据的地址共同构成的,因此,数据占用的空间较大,导致数据处理和传输效率较低。
技术实现思路
[0003]本专 ...
【技术保护点】
【技术特征摘要】
1.一种数据传输方法,用于由高级精简指令集计算机ARM通过集成电路IIC总线向现场可编程逻辑门阵列FPGA传输通信数据,其特征在于,包括以下步骤:所述FPGA接收所述ARM通过所述IIC总线传输的通信数据,其中,所述通信数据包括第一地址数据、第一内容数据和N个第二内容数据,N为大于0的整数,所述第一内容数据和所述N个第二内容数据依次排列,所述第一地址数据为所述第一内容数据对应的地址数据;所述FPGA根据所述N个第二内容数据的排列顺序以及所述第一地址数据,生成与每一所述第二内容数据对应的第二地址数据。2.根据权利要求1所述的数据传输方法,其特征在于,所述FPGA接收所述ARM通过所述IIC总线传输的通信数据之前,还包括:所述ARM获取待传输数据,所述待传输数据包括所述第一内容数据和所述N个第二内容数据;所述ARM根据所述第一内容数据、所述N个第二内容数据和所述第一内容数据对应的地址数据生成所述通信数据。3.根据权利要求1所述的数据传输方法,其特征在于,所述FPGA根据所述N个第二内容数据的排列顺序以及所述第一地址数据生成与每一所述第二内容数据对应的第二地址数据,包括:在所述第二内容数据为N个所述第二内容数据中的第一个第二内容数据的情况下,将所述第一地址数据加1作为所述第二内容数据的第二地址数据;在所述第二内容数据为N个所述第二内容数据中的第二个至第N个中的任一者的情况下,将第M
‑
1个第二内容数据的第二地址数据加1作为第M个第二内容数据的第二地址数据,M为大于1且小于或等于N的整数。4.根据权利要求1所述的数据传输方法,其特征在于,所述FPGA包括写控制单元和写控制寄存器,所述FPGA根据所述N个第二内容数据的排列顺序以及所述第一地址数据,生成与每一所述第二内容数据对应的第二地址数据,包括:通过所述写控制寄存器控制所述写控制单元生成所述第二内容数据对应的第二地址数据。5.根据权利要求4所述的数据传输方法,其特征在于,通过所述写控制单元生成所述第二内容数据对应的第二地址数据之后,所述方法还包括:所述写控制单元根据内容数据与相应的地址数据的对应关系保存所述内容数据,其中,所述...
【专利技术属性】
技术研发人员:饶天珉,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。