能够降位的数字脉冲宽度调制系统及方法技术方案

技术编号:3417116 阅读:253 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种能够降位的数字脉冲宽度调制系统及方法,将多位比较单元分为多个高位比较单元和多个低位比较单元,构成独立的高位比较模块和低位比较模块,当系统产生的循环计数码与输入的数字信号进行比较时,首先将高位信号和低位信号分别单独进行比较,然后对比较的结果进行综合判断,并根据综合判断的结果形成脉宽调制信号。采用降位比较的方式,加快了比较的速度,提高了电路的效率,且需要的时钟频率低,可以适合用于高比特数据转换。

【技术实现步骤摘要】

本专利技术涉及一种数字脉冲调制技术,尤其涉及一种能够降位的数字脉冲宽度调制系统 及方法。
技术介绍
如今音频领域越来越多地使用数字信源,如CD的PCM (pulse code modulation,脉冲 编码调制)编码等等。因此,D类放大器所面临的挑战就是直接将数字信号转换为P丽(脉 冲宽度调制)信号。最容易想到的办法就是将PCM信号直接变换为PWM信号。如图1所示,现有技术中,数字脉冲宽度调制系统主要由带清零端的D触发器、同或 门、带进位的数字比较器、不带进位的数字比较器和反相器等模块组成。其中IN1 IN8是数字信号源的输入端;CLK是时钟频率;rs是清零端。数字P丽的输入信号为8位的数字音频信号,采样频率为44. lKHz。在时钟信号CLK的控 制之下,8个D触发器组成循环计数器,由节点9、 18、 19、 20、 21、 22、 23、 24产生所需要 的循环计数码,不断的与输入的数字信号进行比较,形成占空比不同的脉宽调制信号。上述现有技术至少存在以下缺点数字P丽调制需要较高的时钟频率,不适合用于高 比特数据的转换。而且这种结构是顺序完成比较的,效率较低
技术实现思路
本专利本文档来自技高网
...

【技术保护点】
一种能够降位的数字脉冲宽度调制系统,包括多位比较单元,其特征在于,所述的多位比较单元分为多个高位比较单元和多个低位比较单元,所述多个高位比较单元之间构成独立的高位比较模块;所述多个低位比较单元之间构成独立的低位比较模块,所述高位比较模块与所述低位比较模块的输出端连接有至少一个逻辑门,所述逻辑门接收所述高位比较模块和所述低位比较模块的比较结果并进行综合判断后向外部输出判断结果。

【技术特征摘要】

【专利技术属性】
技术研发人员:姜岩峰
申请(专利权)人:北方工业大学
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1