【技术实现步骤摘要】
本专利技术涉及的改进是关于装有递归数字滤波器类型的内插/分数滤波器结构。本专利技术还涉及使用这种结构的陷波滤波器的设计。近来在文献里曾经叙述过新颖的内插/分数滤波器结构。特别要提到的两篇文章是R.A.瓦兰祖亚拉(R.A.Valanzuala)和AG.康斯但丁奈德土(A.G.Constantinides)于1983年12月在(英国)电气工程师学会会报第130卷第6期第225-234页报过的“用于高效内插和分数的数字信号处理方案”以及R.安沙里(R.Ansari)和B.鲁依(B.Lui)于1983年12月在(美国)电机与电子工程师学会声学学报语言信号会刊第ASSP-31卷第6期第1366-1373报导过的“使用递归无限脉冲响应(IIR)数字滤波器的高效抽样率交替”。所说的结构能够在二个由因子N联系(N是一个整数)的抽样率之间进行内插或进行分数计算。当N为2时,证明是最有效的,因此以后要进一步考虑的也就是按此种情况进行。要注意的是倍数相差为二的抽样率之间的内插和分数计算。可以用相同滤波器的级联不难加以实现,其中每一滤波器的频率改变为二的倍数。这些内插和分数滤波器结构的重要 ...
【技术保护点】
一个可以在较低和较高抽样率之间操作的内插或分数滤波器结构,包括一个内插的或分数计算的转换分路网络,该网络包含一或多个全通网络滤波器,以及包括一个与其串联的陷波滤波器,这个滤波器在移离一半的较低抽样率的某个频率处拥有一个传输零,而且它有若干个全通网络滤波器;每一个全通网络滤波器包含一个延迟元件和至少一个系数乘法器,并具有形式为X(Z)=〔Z↑[-1]-K〕/〔1-KZ↑[-1]〕的变换函数X(Z)作为其特征,式中Z↑[-1]为单位延迟算子,K为倍乘系数。
【技术特征摘要】
GB 1985-8-28 85213771.一个可以在较低和较高抽样率之间操作的内插或分数滤波器结构,包括一个内插的或分数计算的转换分路网络,该网络包含一或多个全通网络滤波器;以及包括一个与其串联的陷波滤波器,这个滤波器在移离一半的较低抽样率的某个频率处拥有一个传输零,而且它有若干个全通网络滤波器;每一个全通网络滤波器包含一个延迟元件和至少一个系数乘法器,并具有形式为X(Z)=[Z-1-K]/[1-KZ-1]的变换函数X(Z)作为其特征,式中Z-1为单位延迟算子,K为倍乘系数。2.如权利要求1所要求的一个滤波器,其中的陷波滤波器包括一对顺列连接在输入节点和输出节点之间的全通网络滤波器,这对滤波器的第一滤波器的输入端要连到输出节点,而这些滤波器的第二滤波器的抽头输出端要连到输入节点,其中的每一个全通网络滤波器由通过量变换函数X(Z)X(Z)=〔Z-1-K〕/〔1-KZ-1〕定义,而这些滤波器的第二滤波器具有一个中间变换函数Y(Z)X(Z)=αZ-1/〔1-KZ-1〕式中α是一个结构常数。3.如权利要求2中所要求一个滤波器结构,其中的每个全通网滤波器包括一个延迟元件和一个系数乘法器,每个滤波器在网络滤波器的各有关的支路里,并安装在一公共输入端和一输出节点之间;支路节点也要安置在输入端和延迟元件及乘法器之间,这些节点要分别交叉耦合到乘法器的输出和延迟元件。4.如权利要求2中要求的一个滤波器结构,其中每一个全通网络滤波器包括一个顺列在一个输入节点和一个输出节点之间,在延迟元件的输出端和输入节...
【专利技术属性】
技术研发人员:奈杰尔保罗戴尔,
申请(专利权)人:普列斯海外有限公司,
类型:发明
国别省市:GB[英国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。