AGC电路制造技术

技术编号:3404609 阅读:150 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种AGC电路,包括:由时钟切换电路(18)提供基准时钟的升降计数器(5);输入比其频率低的基准时钟的升降计数器(10)。将超过阈值电压(V2)的输出电压(VB)的变动部分由升降计数器(5)变换为计数值,通过放大和此计数值对应的直流电压(V7)的增益控制电压(V13)将可变增益放大电路(1)的增益控制在一定范围内。升降计数器(10)、D/A转换电路(14)以及电压比较器(15)构成对直流电压(V7)的积分电路,通过比较此直流电压(V7)以及(V11)的电压值(V12)控制时钟切换电路(18),切换升降计数器(5)基准时钟的频率。由此,抑制产生输出波形的失真和本来没有输入的频率信号。

【技术实现步骤摘要】

本专利技术涉及一种在通信系统或者语音系统中,为使输出信号的振幅成为一定值,根据输入信号的振幅控制可变增益放大电路的增益,抑制输入信号变动的AGC电路
技术介绍
AGC电路是将由于种种原因变动的输入信号的振幅,通过控制增益的放大器将其控制为一定的振幅输出的电路。例如在特开平8-116226号公报中公开了利用采用了电容器的积分电路构成的AGC电路。此处,作为本专利技术人在特愿2003-064980中提出的AGC电路,是没有利用采用了电容器的积分电路的AGC电路,在图22中表示该例。以下,利用图22对没有利用采用了电容器的积分电路的AGC电路进行说明。在图22中,A1是提供输入信号VA的信号输入端子。101是根据由增益控制电压V113控制的增益,将输入信号VA的电压放大或者衰减,输出输出信号VB的可变增益放大电路。B1是可变增益放大电路101的输出端子。102是对可变增益放大电路101的输出电压进行整流的整流电路。103是将通过整流电路102整流后的整流信号(输出信号)V101和预先设定的任意的阈值电压V102相比较,当输出信号V101比阈值电压V102高的情况下,输出高电平的电压V103,比阈值电压低的情况下输出低电平的电压V103的第1电压比较器。104是向第1电压比较器103输入阈值电压V102的阈值电压输入端子。105是第1升降计数器。106是通过将第1电压比较器103的输出电压V103作为控制信号V104输入,进而控制第1升降计数器105的升降动作(控制计数方向)的升降动作控制输入端子。107是向第1升降计数器105输入升值计数动作用时钟V105的输入端子。108是向第1升降计数器105输入降值计数动作用时钟V106的输入端子。109是输出和第1升降计数器105的计数值C相对应的直流电压V107的第1D/A转换电路。110是第2升降计数器。111是通过输入控制信号V108控制第2升降计数器110的计数方向的升降动作控制输入端子。112是向第2升降计数器110输入升值计数动作用时钟V109的升值计数动作用时钟输入端子。113是向第2升降计数器110输入降值计数动作用时钟V110的降值计数动作用时钟输入端子。114是输出和第2升降计数器110的计数值D相对应的直流电压V111的第2D/A转换电路。115是比较第1D/A转换电路109的输出电压V107和第2D/A转换电路114的输出电压V111的第2电压比较器。此第2电压比较器115输出对应于电压V107和V111的比较结果的高电平或者低电平的电压V112,控制第2升降计数器110的升降动作。116是将电压112作为输入,根据电压V112的电平,将第1D/A转换电路109的输出电压V107和第2D/A转换电路114的输出电压V111之中任何一个较高的输出电压传给直流放大电路117的切换电路。直流放大电路117将电压V107和V111之中高的电压放大,作为增益控制电压V113输出。此增益控制电压V113被提供给可变增益放大电路101。对于上述这样构成的以往的AGC电路的动作,参照附图23,以下对其动作进行说明。输入信号VA通过可变增益放大电路101进行放大或者衰减,成为图23(a)的波形所示的输出信号VB。此输出信号VB通过整流电路102进行整流,成为如图23(b)的波形所示的输出信号V101。接着,整流电路102的输出信号V101被输入到电压比较器103。在电压比较器103中,整流电路102的输出信号V101和阈值电压V102进行比较,如图23(c)的波形所示,当比阈值电压V102高时将高电平的电压、当比阈值电压低时将低电平的电压作为输出信号V103输出。输出信号V103被输入到下面的升降计数器105的升降动作控制输入端子106,成为升降计数器105的升值计数动作和降值计数动作的控制信号V104。升降计数器105在控制信号(电压)V104在高电平期间T1,按照由图23(d)的波形所示的升值计数动作用时钟V105设定的升值计数频率进行升值计数动作。另外控制信号(电压)V104在低电平期间T2,按照由图23(e)的波形所示的降值计数动作用时钟V106设定的降值计数频率进行降值计数动作。由升降计数器105计数的计数值C被输入到D/A转换电路109。D/A转换电路109输出对应于升降计数器105的计数值C的如图23(f)的波形所示的直流电压V107。另外此时,升降计数器110按照升降动作控制输入端子111中输入的控制信号(电压)V108、即第2电压比较器115的输出电压V112,在高电平期间由升值计数动作用时钟109设定的升值计数频率进行升值计数动作。输出信号(电压)V112在低电平期间由降值计数动作用时钟110设定的降值计数频率进行降值计数动作。通过升降计数器110计数的计数值D被输入到D/A转换电路114。D/A转换电路114输出对应于计数值D的直流电压V111。直流电压V107以及V111通过切换电路116将其中任何一个高的电压传到直流放大电路117,由直流放大电路117变换为任意的大小,成为可变增益放大电路101的增益控制电压V113。进一步,直流电压V107以及V111通过电压比较器115进行比较。电压比较器115当直流电压V107比直流电压V111高时,输出高电平的电压V112;其它的情况下输出低电平的电压V112,此输出电压V112成为控制升降计数器110的升降动作的控制信号V108。然后,上述的切换电路116由上述电压V112控制,通过增益控制电压V113使可变增益放大电路101的增益变化,将输入信号VA放大或者衰减。输入信号VA由第1或者第2升降计数器105或者110放大和衰减,直到平衡时刻为止重复上述动作,输出电压VB收敛于某个一定的振幅电平。图24是表示升降计数器105和升降计数器110的关系的各部分的波形图。图24(a)表示电压比较器103的输出信号V103的波形,图24(b)表示输入升降计数器105的升值计数动作用时钟V105的波形,图24(c)表示输入升降计数器105的降值计数动作用时钟V106的波形,图24(d)表示输入升降计数器110的升值计数动作用时钟V109的波形,图24(e)表示输入升降计数器110的降值计数动作用时钟V110的波形,图24(f)表示D/A转换电路109、114每个的输出电压V107、V111的波形。图24(g)表示电压比较器115的输出信号V112的波形,图24(h)表示切换电路116的输出电压的波形,图24(i)表示增益控制电压V113的波形。在图24(g)、(h)中表示根据电压比较器115的输出信号V112的电平,D/A转换电路109、114的输出电压V107、V111选择性地作为切换电路116的输出电压出现。但是在上述的AGC电路中有以下的问题。即当电压比较器115的输入偏置较大时,由切换电路116传输的V107和V111的差变大,转换时的增益控制信号V113的变化增大,成为可变增益控制电路101的输出波形的失真以及产生本来没有输入的频率信号的原因。(在语音信号中产生异常音,在听感上产生不愉快感)。另外由于切换电路116自身的开关噪音等也同样产生失真和异常音。
技术实现思路
本专利技术目的在于解本文档来自技高网
...

【技术保护点】
一种AGC电路,其特征在于,包括:可变增益放大电路,其具有由增益控制信号控制的增益;整流电路,其对所述可变增益放大电路的输出信号进行整流;第1电压比较器,其将由所述整流电路整流后的整流信号和预先任意设定的电压相比较; 第1升降计数器,其根据所述第1电压比较器的输出电压电平,切换升值计数动作和降值计数动作;第1D/A转换电路,其输出与所述第1升降计数器的计数值对应的电压;第2升降计数器,其根据第2电压比较器的输出电压电平,切换升值计 数动作和降值计数动作;第2D/A转换电路,其输出与所述第2升降计数器的计数值对应的电压;第2电压比较器,其比较所述第1D/A转换电路的输出电压和所述第2D/A转换电路的输出电压;时钟切换电路,其根据所述第2电压比较器 的输出电压电平,切换所述第1升降计数器的计数动作用时钟频率;将与所述第1D/A转换电路输出的电压对应的增益控制信号提供给所述可变增益放大电路。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:石田琢磨藤井圭一
申请(专利权)人:松下电器产业株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1