一种PCIe接口对接装置制造方法及图纸

技术编号:33870003 阅读:55 留言:0更新日期:2022-06-18 11:05
本实用新型专利技术提供了一种PCIe接口对接装置,包括电路载板,电路载板上集成设置有插槽一,以及与插槽一连接的插槽二;电路载板上还集成设置有用于为插槽一和插槽二提供同源时钟的时钟模块,时钟模块包括时钟分路芯片、以及为时钟分路芯片提供差分时钟的晶体振荡器,时钟分路芯片分别连接插槽一和插槽二。本实用新型专利技术所述的一种PCIe接口对接装置通过在电路载板上集成有插槽一和插槽二,插槽一与插槽二连接,当接口形式为金手指的PCIe板卡配置为RC设备使用时,实现上述板卡与EP板卡的对接,保证板卡的正常使用。板卡的正常使用。板卡的正常使用。

【技术实现步骤摘要】
一种PCIe接口对接装置


[0001]本技术属于计算机
,尤其是涉及一种PCIe接口对接装置。

技术介绍

[0002]PCI

Express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准,简称PCIe,是由英特尔在2001年提出的,旨在替代旧的PCI,PCI

X和AGP总线标准。
[0003]很多支持PCIe接口的CPU、DSP、FPGA等器件的板卡,PCIe接口被固定为金手指,也就是板卡只能作为EP设备使用,然而有些CPU、DSP、FPGA等器件他们本身的PCIe接口其实是可以例化或者配置为RC模式的,仅仅是因为物理接口形式为金手指,所以这些板卡无法作为RC设备使用;
[0004]市面上有一种PCIe跳线可以将两个EP设备的金手指连接起来,跳线内部会把高速数据收发信号交叉连接,一定程度上实现了把上述EP设备转变成RC使用的问题;但是由于EP设备的复位信号PERST#和参考时钟REFCLK+/

...

【技术保护点】

【技术特征摘要】
1.一种PCIe接口对接装置,其特征在于:包括电路载板,电路载板上集成设置有插槽一,以及与插槽一连接的插槽二;电路载板上还集成设置有用于为插槽一和插槽二提供同源时钟的时钟模块。2.根据权利要求1所述的一种PCIe接口对接装置,其特征在于:插槽一的HSIP0、HSIP1、HSIP2、HSIP3、HSIP4、HSIP5、HSIP6、HSIP7、HSIP8、HSIP9、HSIP10、HSIP11、HSIP12、HSIP13、HSIP14、HSIP15针脚均通过电容分别连接插槽二的HSOP0、HS0P1、HS0P2、HS0P3、HS0P4、HS0P5、HS0P6、HS0P7、HS0P8、HS0P9、HS0P10、HS0P11、HS0P12、HS0P13、HS0P14、HS0P15针脚;插槽一的HSIN0、HSIN1、HSIN2、HSIN3、HSIN4、HSIN5、HSIN6、HSIN7、HSIN8、HSIN9、HSIN10、HSIN11、HSIN12、HSIN13、HSIN14、HSIN15针脚均通过电容分别连接插槽二的HSON0、HS0N1、HS0N2、HS0N3、HS0N4、HS0N5、HS0N6、HS0N7、HS0N8、HS0N9、HS0N10、HS0N11、HS0N12、HS0N13、HS0N14、HS0N15针脚;插槽二的HSIP0、HSIP1、HSIP2、HSIP3、HSIP4、HSIP5、HSIP6、HSIP7、HSIP8、HSIP9、HSIP10、HSIP11、HSIP12、HSIP13、HSIP14、HSIP15针脚均通过电容分别连接插槽一的HSOP0、HS0P1、HS0P2、HS0P3、HS0P4、HS0P5、HS0P6、HS0P7、HS0P8、HS0P9、HS0P...

【专利技术属性】
技术研发人员:朱珂王永胜王盼刘长江吴佳骏
申请(专利权)人:井芯微电子技术天津有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1