【技术实现步骤摘要】
单比特sigma delta DAC电路
[0001]本专利技术属于信号处理
,尤其是数字模拟转换电路(DAC)
,涉及一种位宽调制的高性能单比特sigma delta DAC电路。
技术介绍
[0002]DAC将数字信号转换成模拟信号,是一种现代数字信号处理中常用的功能模块。Sigma delta DAC是一种基于过采样与噪声整形的DAC技术,在中低速度,高精度DAC领域得到广泛应用。Sigma delta DAC分为单比特量化与多比特量化。由于单比特量化有天然的高线性度,避免了元件匹配精度的要求,成为一块重要领域。
[0003]现有的单比特sigma delta DAC使用一个高阶单比特sigma delta调制器,生成1比特数据流,后端接一个1比特DAC。为了达到相同的DAC的性能,单比特sigma delta DAC与多比特sigma delta DAC相比需要使用更大的过采样,因此增加了对1比特DAC的频率要求。有使用多比特sigma delta调制器与PWM生成器串接,以此降低对1比特DAC的 ...
【技术保护点】
【技术特征摘要】
1.单比特sigma delta DAC电路,包括升采样滤波器UP、可调节阈值的高阶单比特sigma delta调制器SDM、1比特DAC电路,所述的高阶单比特sigma delta调制器SDM包括噪声成形滤波器F和可调节阈值的量化器Q;采样滤波器UP的信号输入端作为整体电路的输入端接收外部数字信号,信号输出端接噪声成形滤波器F的信号输入端,噪声成形滤波器F的信号输出端接接量化器Q的信号输入端;其特征在于:还包括阈值生成模块T;所述的阈值生成模块T包括单位时间信号高低电平转换次数统计器件、最大阈值限制器件和阈值调整器件;其中:所述的单位时间信号高低电平转换次数统计器件的输入端接量化器Q的信号输出端,统计单位时间的量化器Q的输出信号高低电平转换次数:检测开始时转换次数为0;如果当前时钟的量化器Q的输出与上一个时钟的量化器Q的输出不相同,则将转换次数加1;如果相同,则转换次数不变;单位时间结束后总的转换次数即为单位时间的量化器Q输出信号高低电平转换次数;单位时间信号高低电平转换次数统计器件的输出端接阈值调整器件的高低电平转换次数输入端,将单位时间的量化器输出信号高低电平转换次数发送至阈值调整器件;所述的最大阈值限制器件的输入端接采样滤波器UP的信号输入端,接收电路输入信号;最大阈值限制器件内置查找表,查找表设定不同幅度值对应的最大阈值;最大阈值限制器件...
【专利技术属性】
技术研发人员:梁骏,叶丰,王洪海,陈余浪,杨智健,李俊立,
申请(专利权)人:杭州国芯科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。