移位寄存器单元、栅极驱动电路及显示装置制造方法及图纸

技术编号:33767808 阅读:20 留言:0更新日期:2022-06-12 14:18
本公开实施例公开了移位寄存器单元、栅极驱动电路及显示装置,输入电路,被配置为响应于第一输入信号端的信号,将第二输入信号端的信号,提供给第一节点;复位电路,被配置为响应于复位信号端的信号,将第一参考信号端的信号,提供给第一节点;节点控制电路,被配置为根据第二参考信号端和第三参考信号端的信号,至少调节第一节点的信号的电平;级联输出电路,被配置为响应于第一节点的信号,将时钟信号端的信号提供给级联输出端;驱动输出电路,被配置为响应于第一节点的信号,将时钟信号端的信号提供给驱动输出端。号提供给驱动输出端。号提供给驱动输出端。

【技术实现步骤摘要】
移位寄存器单元、栅极驱动电路及显示装置


[0001]本公开涉及显示
,特别涉及移位寄存器单元、栅极驱动电路及显示装置。

技术介绍

[0002]随着显示技术的飞速发展,显示装置越来越向着高集成度和低成本的方向发展。其中,GOA(Gate Driver on Array,阵列基板行驱动)技术将TFT(Thin Film Transistor,薄膜晶体管)制备在显示装置的阵列基板上,以形成栅极驱动电路,从而实现对显示装置的扫描驱动。其中,驱动电路通常由多个级联的移位寄存器单元构成。然而,移位寄存器单元输出不稳定,会导致显示异常。

技术实现思路

[0003]本公开实施例提供的移位寄存器单元,包括:
[0004]输入电路,被配置为响应于第一输入信号端的信号,将第二输入信号端的信号,提供给第一节点;
[0005]复位电路,被配置为响应于复位信号端的信号,将第一参考信号端的信号,提供给所述第一节点;
[0006]节点控制电路,被配置为根据第二参考信号端和第三参考信号端的信号,至少调节所述第一节点的信号的电平;
...

【技术保护点】

【技术特征摘要】
1.一种移位寄存器单元,其中,包括:输入电路,被配置为响应于第一输入信号端的信号,将第二输入信号端的信号,提供给第一节点;复位电路,被配置为响应于复位信号端的信号,将第一参考信号端的信号,提供给所述第一节点;节点控制电路,被配置为根据第二参考信号端和第三参考信号端的信号,至少调节所述第一节点的信号的电平;级联输出电路,被配置为响应于所述第一节点的信号,将时钟信号端的信号提供给级联输出端;驱动输出电路,被配置为响应于所述第一节点的信号,将所述时钟信号端的信号提供给驱动输出端。2.如权利要求1所述的移位寄存器单元,其中,所述输入电路包括:第一晶体管;所述第一晶体管的栅极与所述第一输入信号端电连接,所述第一晶体管的第一极与所述第二输入信号端电连接,所述第一晶体管的第二极与所述第一节点电连接。3.如权利要求2所述的移位寄存器单元,其中,所述第一输入信号端和所述第二输入信号端为同一信号端;或者,所述第一输入信号端和所述第二输入信号端为相互独立的信号端。4.如权利要求1所述的移位寄存器单元,其中,所述复位电路包括:第二晶体管;所述第二晶体管的栅极与所述复位信号端电连接,所述第二晶体管的第一极与所述第一参考信号端电连接,所述第二晶体管的第二极与所述第一节点电连接。5.如权利要求1所述的移位寄存器单元,其中,所述级联输出电路包括:第三晶体管;所述第三晶体管的栅极与所述第一节点电连接,所述第三晶体管的第一极与所述时钟信号端电连接,所述第三晶体管的第二极与所述级联输出端电连接。6.如权利要求1所述的移位寄存器单元,其中,所述节点控制电路包括:第四晶体管、第五晶体管、第六晶体管以及第七晶体管;所述第四晶体管的栅极及其第一极均与所述第三参考信号端电连接,所述第四晶体管的第二极与所述第五晶体管的栅极电连接;所述第五晶体管的第一极与所述第三参考信号端电连接,所述第五晶体管的第二极与第二节点电连接;所述第六晶体管的栅极与所述第一节点电连接,所述第六晶体管的第一极与所述第二参考信号端电连接,所述第六晶体管的第二极与所述第二节点电连接;所述第七晶体管的栅极与所述第二节点电连接,所述第七晶体管的第一极与所述第二参考信号端电连接,所述第七晶体管的第二极与所述第一节点电连接。7.如权利要求6所述的移位寄存器单元,其中,所述第二参考信号端和所述第一参考信号端为同一信号端;或者,所述第二参考信号端和所述第一参考信号端为相互独立的信号端,且所述第二参考信号端的电压小于所述第一参考信号端的电压。8.如权利要求1所述的移位寄存器单元,其中,所述驱动输出电路包括:第八晶体管和第一电容;
所述第八晶体管的栅极与所述第一节点电连接,所述第八晶体管的第一极与所述时钟信号端电连接,所述第八晶体管的第二极与所述驱动输出端电连接;所述第一电容的第一电极板与所述第一节点电连接,所述第一电容的第二电极板与所述驱动输出端电连接。9.如权利要求1所述的移位寄存器单元,其中,所述驱动输出电路还被配置为响应于第二节点的信号,将第四参考信号端的信号提供给所述驱动输出端。10.如权利要求9所述的移位寄存器单元,其中,所述驱动输出电路包括:第九晶体管和第十晶体管以及第二电容;所述第九晶体管的栅极与所述第一节点电连接,所述第九晶体管的第一极与所述时钟信号端电连接,所述第九晶体管的第二极与所述驱动输出端电连接;所述第十晶体管的栅极与所述第二节点电连接,所述第十晶体管的第一极与所述第四参考信号端电连接,所述第十晶体管的第二极与所述驱动输出端电连接;所述第二电容的第一电极板与所述第一节点电连接,所述第二电容的第二电极板与所述驱动输出端电连接。11.如权利要求9所述的移位寄存器单元,其中,所述第一参考信号端和所述第四参考信号端为同一信号端;或者,所述第一参考信号端和所述第四参考信号端为相互独立的信号端,且所述第一参考信号端的电压小于所述第四参考信号端的电压。12.如权利要求1

11任一项所述的移位寄存器单元,其中,所述移位寄存器单元还包括:第十一晶体管;所述第十一晶体管的栅极与第二节点电连接,所述第十一晶体管的第一极与第五参考信号端电连接,所述第十一晶体管的第二极与所述第一节点电连接。13.如权利要求12所述的移位寄存器单元,其中,所述第五参考信号端和所述第一参考信号端为同一信号端;或者,所述第五参考信号端和所述第一参考信号端为相互独立的信号端,且所述第五参考信号端的电压小于所述第一参考信号端的电压。14.如权利要求1

4任一项所述的移位寄存器单元,其中,所述节点控制电路还被配置为调节第二节点的信号的电平;所述第二节点包括:M个第二子节点;所述节点控制电路包括:M个子控制电路;其中,所述M个子控制电路中的第m个子控制电路对应所述M个第二子节点中的第m个第二子节点;M为整数且M≥1,m为整数且1≤m≤M;所述第m个子控制电路被配置为调整所述第m个第二子节点和所述第一节点的信号;所述级联输出电路还被配置为响应于所述M个第二子节点的信号,将所述第二参考信号端的信号提供给所述级联输出端;所述驱动输出电路还被配置为根据所述M个第二子节点的信号,将第四参考信号端的信号提供给所述级联输出端。15.如权利要求14所述的移位寄存器单元,...

【专利技术属性】
技术研发人员:江鹏陈晓晓李云朱宁刘建涛
申请(专利权)人:武汉京东方光电科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1