滤波电路、滤波器和多工器制造技术

技术编号:33710093 阅读:21 留言:0更新日期:2022-06-06 08:41
本发明专利技术公开了一种滤波电路、滤波器和多工器。滤波电路包括至少两个串联的电容,至少两个串联的电容包括第一电容和第二电容;第一电容包括第一电容极板,第二电容包括第二电容极板;在第一方向上,第一电容极板的垂直投影与第二电容极板的垂直投影至少部分交叠;其中,第一方向为第一电容极板的厚度方向,可以使得第一电容极板和第二电容极板形成新的电容,在不额外设置电容的基础上,增加了滤波电路中的电容数量,同时增加了滤波电路中的电容值,从而可以在不增加滤波电路占用空间的基础上提高滤波电路的性能,或者可以在保证滤波电路性能的基础上减小滤波电路的占用空间,有利于提高滤波电路的集成度。高滤波电路的集成度。高滤波电路的集成度。

【技术实现步骤摘要】
滤波电路、滤波器和多工器


[0001]本专利技术实施例涉及信号处理的
,尤其涉及一种滤波电路、滤波器和多工器。

技术介绍

[0002]滤波电路广泛应用于集成电路中,例如使用于集成电路的滤波器和多工器等。在现代通信中,低插损、小尺寸的滤波电路的需求越来越大。而传统的集成电路中的滤波电路存在以下问题:集成电路中用于放置滤波电路的空间有限,使得滤波电路的性能难以提升。例如,滤波电路中包括电容,电容的占用面积比较大,在空间有限的情况下,使得滤波电路中其他元器件的占用面积减小,进而影响在滤波电路中排布高性能的元器件,例如影响在滤波电路中排布高品质因数的电感,使得滤波电路的性能难以提升。

技术实现思路

[0003]本专利技术提供一种滤波电路、滤波器和多工器,以实现在保证滤波电路的性能的基础上减小滤波电路的体积。
[0004]第一方面,本专利技术实施例提供了一种滤波电路,包括至少两个串联的电容,至少两个串联的电容包括第一电容和第二电容;
[0005]所述第一电容包括第一电容极板,所述第二电容包括第二电容极板;在第一方向上,所述第一电容极板的垂直投影与所述第二电容极板的垂直投影至少部分交叠;其中,所述第一方向为所述第一电容极板的厚度方向。
[0006]可选地,所述第一电容极板和所述第二电容极板平行设置。
[0007]可选地,所述第一电容极板包括相对设置的第一电容上极板和第一电容下极板,所述第二电容极板包括相对设置的第二电容上极板和第二电容下极板,所述第一电容下极板与所述第二电容上极板相邻设置;
[0008]所述第一电容上极板在所述第一方向上的垂直投影与所述第二电容上极板和所述第二电容下极板中的至少一个在所述第一方向上的垂直投影至少部分交叠,或者,所述第一电容下极板与所述第二电容下极板在所述第一方向上的垂直投影至少部分交叠。
[0009]可选地,所述第一电容上极板在所述第一方向上的垂直投影与所述第二电容下极板在所述第一方向上的垂直投影至少部分交叠。
[0010]可选地,所述第一电容上极板在所述第一方向上的垂直投影与所述第二电容下极板在所述第一方向上的垂直投影完全交叠。
[0011]可选地,滤波电路还包括第三电容,所述第三电容串联于所述第一电容远离所述第二电容的一端;所述第三电容包括第三电容极板;在第二方向上,所述第三电容极板的垂直投影与所述第二电容极板的垂直投影至少部分交叠;其中,所述第二方向为所述第二电容极板的厚度方向。
[0012]可选地,所述第三电容极板和所述第二电容极板平行设置。
[0013]可选地,滤波电路还包括至少两个电感,至少两个所述电感的一端与电容的连接点连接,至少两个所述电感的磁场方向相同;其中,所述电容的连接点为串联电容之间的连接点。
[0014]第二方面,本专利技术实施例还提供了一种滤波器,包括第一方面提供的滤波电路。
[0015]第三方面,本专利技术实施例还提供了一种多工器,其特征在于,包括第一方面提供的滤波电路。
[0016]本专利技术实施例的技术方案,通过设置至少两个串联的电容中,第一电容的第一电容极板和第二电容的第二电容极板在第一方向上的垂直投影至少部分交叠,可以使得第一电容极板和第二电容极板形成新的电容,在不额外设置电容的基础上,增加了滤波电路中的电容数量,同时增加了滤波电路中的电容值,从而可以在不增加滤波电路占用空间的基础上提高滤波电路的性能,或者可以在保证滤波电路性能的基础上减小滤波电路的占用空间,有利于提高滤波电路的集成度。
附图说明
[0017]图1为本专利技术实施例提供的一种滤波电路的电路示意图;
[0018]图2为本专利技术实施例提供的一种滤波电路的剖面结构示意图;
[0019]图3为图2对应的一种滤波电路的等效电路示意图;
[0020]图4为现有技术提供的一种滤波电路的电路示意图;
[0021]图5为本专利技术实施例提供的另一种滤波电路的电路示意图;
[0022]图6为本专利技术实施例提供的另一种滤波电路的剖面结构示意图;
[0023]图7为现有技术提供的另一种滤波电路的电路示意图;
[0024]图8为本专利技术实施例提供的另一种滤波电路的电路示意图;
[0025]图9为本专利技术实施例提供的另一种滤波电路的电路示意图;
[0026]图10为图9提供的滤波电路中至少两个电感的磁场方向相同时对应的一种性能示意图;
[0027]图11为图9提供的滤波电路中至少两个电感的磁场方向不同时对应的一种性能示意图;
[0028]图12为现有技术提供的另一种滤波电路的电路示意图;
[0029]图13为图12提供的滤波电路的一种性能示意图;
[0030]图14为图8提供的滤波电路的一种性能示意图;
[0031]图15为本专利技术实施例提供的一种多工器的结构示意图。
具体实施方式
[0032]下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。
[0033]图1为本专利技术实施例提供的一种滤波电路的电路示意图,图2为本专利技术实施例提供的一种滤波电路的剖面结构示意图。如图1和图2所示,该滤波电路包括至少两个串联的电容,至少两个串联的电容包括第一电容C1和第二电容C2;第一电容C1包括第一电容极板
C11,第二电容C2包括第二电容极板C22;在第一方向X上,第一电容极板C11的垂直投影与第二电容极板C22的垂直投影至少部分交叠;其中,第一方向X为第一电容极板C11的厚度方向。
[0034]具体地,第一电容C1的第一端作为滤波电路的第一端,第一电容C1的第二端与第二电容C2的第一端连接,第二电容C2的第二端作为滤波电路的第二端,实现第一电容C1和第二电容C2的串联。第一电容C1和第二电容C2具有两个导电极,常见的电容导电极可以为极板。第一电容C1包括的第一电容极板C11可以划分为两个极板,两个极板之间具有介质,并在厚度方向上的垂直投影至少部分交叠,使得第一电容极板C11和介质形成第一电容C1。同理,第二电容C2包括的第二电容极板C22同样可以划分为两个极板,两个极板之间具有介质,并在厚度方向上的垂直投影至少部分交叠,使得第二电容极板C22和介质形成第二电容C2。在第一方向X上,第一电容极板C11的垂直投影与第二电容极板C22的垂直投影至少部分交叠时,使得第一电容极板C11和第二电容极板C22可以作为一个新电容的两个极板,同时第一电容极板C11和第二电容极板C22在第一方向X具有一定的空间,可以实现第一电容极板C11和第二电容极板C22之间具有介质,从而使得第一电容极板C11和第二电容极板C22以及两者之间的介质形成新的电容。示例性地,当滤波电路采用注塑工艺形成封装时,第一电容极板C11和第二电容极板C22之间的介质可以为封装层。第一电容极板C11和第二电容极板C22本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种滤波电路,其特征在于,包括至少两个串联的电容,至少两个串联的电容包括第一电容和第二电容;所述第一电容包括第一电容极板,所述第二电容包括第二电容极板;在第一方向上,所述第一电容极板的垂直投影与所述第二电容极板的垂直投影至少部分交叠;其中,所述第一方向为所述第一电容极板的厚度方向。2.根据权利要求1所述的滤波电路,其特征在于,所述第一电容极板和所述第二电容极板平行设置。3.根据权利要求1或2所述的滤波电路,其特征在于,所述第一电容极板包括相对设置的第一电容上极板和第一电容下极板,所述第二电容极板包括相对设置的第二电容上极板和第二电容下极板,所述第一电容下极板与所述第二电容上极板相邻设置;所述第一电容上极板在所述第一方向上的垂直投影与所述第二电容上极板和所述第二电容下极板中的至少一个在所述第一方向上的垂直投影至少部分交叠,或者,所述第一电容下极板与所述第二电容下极板在所述第一方向上的垂直投影至少部分交叠。4.根据权利要求3所述的滤波电路,其特征在于,所述第一电容上极板在所述第一方向上的垂直投影与所述第二电容下极板在所述第...

【专利技术属性】
技术研发人员:汪鹏戴立杰左成杰何军
申请(专利权)人:安徽安努奇科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1