输出高谐波抑制的倍频信号的方法、装置及存储介质制造方法及图纸

技术编号:33539452 阅读:28 留言:0更新日期:2022-05-21 09:41
本发明专利技术实施例提供了一种输出高谐波抑制的倍频信号的方法、装置及存储介质。其中,该方法包括:获取初始信号;将初始信号输入到目标电路中,其中,目标电路中包括并联电路,并联电路的第一电路上设置有倍频器,并联电路的第二电路上设置有相位调整模块,第一电路与目标电路的输入端与输出端连接,第二电路与输入端和输出端保持断开状态,相位调整模块用于将第二电路的相位调整为目标相位,目标相位与第一电路的第一相位的相位差值大于90度;将目标电路输出的目标信号作为初始信号的倍频信号。通过本发明专利技术,解决了输出的倍频信号谐波较高的问题,进而达到了提高输出的倍频信号的频谱纯度的效果。的效果。的效果。

【技术实现步骤摘要】
输出高谐波抑制的倍频信号的方法、装置及存储介质


[0001]本专利技术实施例涉及通信领域,具体而言,涉及一种输出高谐波抑制的倍频信号的方法、装置及存储介质。

技术介绍

[0002]现有技术中,在输出倍频信号的过程中,例如需要二倍频信号,则直接将初始信号输入到二倍频器中,由二倍频器输出二倍频信号。然而,在此过程中,二倍频器还会输出初始信号、三倍频信号、四倍频信号等等信号。造成输出的倍频信号的谐波抑制比低。

技术实现思路

[0003]本专利技术实施例提供了一种输出高谐波抑制的倍频信号的方法、装置及存储介质,以至少解决相关技术中输出的倍频信号的谐波抑制比低的问题。
[0004]根据本专利技术的一个实施例,提供了一种输出倍频信号的方法,包括:获取初始信号;将所述初始信号输入到目标电路中,其中,所述目标电路中包括并联电路,所述并联电路的第一电路上设置有倍频器,所述并联电路的第二电路上设置有相位调整模块,所述第一电路与所述目标电路的输入端与输出端连接,所述第二电路与所述输入端和所述输出端保持断开状态,所述相位调整模块用于将所述第二电本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种输出高谐波抑制的倍频信号的方法,其特征在于,包括:获取初始信号;将所述初始信号输入到目标电路中,其中,所述目标电路中包括并联电路,所述并联电路的第一电路上设置有倍频器,所述并联电路的第二电路上设置有相位调整模块,所述第一电路与所述目标电路的输入端与输出端连接,所述第二电路与所述输入端和所述输出端保持断开状态,所述相位调整模块用于将所述第二电路的相位调整为目标相位,所述目标相位与所述第一电路的第一相位的相位差值大于90度;将所述目标电路输出的目标信号作为所述初始信号的倍频信号。2.根据权利要求1所述的方法,其特征在于,所述相位调整模块还用于将所述第二电路的谐波幅度设置为与所述第一电路的谐波幅度的差值小于第一阈值的谐波幅度。3.根据权利要求1所述的方法,其特征在于,所述目标相位与所述第一相位的相位差值为180度。4.根据权利要求1所述的方法,其特征在于,所述相位调整模块为移相器或者反相器或者放大器。5.根据权利要求1所述的方法,其特征在于,所述第一电路通过单刀双掷开关与所述输入端与所述输出端连接。6.根据权利要求1至5任意一项所述的方法,其特征在于,所述倍频器为第一二倍频器,所述输出端后连接有第二二倍频器,所述将所述目标电路输出的目标信号作为所述初始信号的倍频信号包括:在所述第一电路与所述目标电路的输入端与输出端连接,所述第二电路与所述输入端与所述输出端保持断开状态的情况下,所述初始信号经过所述第一二倍频器与所述第二二倍频器,输出四倍频信号;在所述第一电路与所述目标电路的输入端与输出端保持断开状态,所述第二电路与所述输入端与所述输出端连接的情况下,所述初始信...

【专利技术属性】
技术研发人员:黄蓓陈志林
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1