【技术实现步骤摘要】
一种GOA单元及其驱动方法、GOA电路和显示装置
[0001]本专利技术涉及显示
,特别是涉及一种GOA单元及其驱动方法、GOA电路和显示装置。
技术介绍
[0002]随着显示行业的发展,窄边框的显示装置越来越受欢迎,为了实现窄边框的显示基板,通常采用GOA(Gate Driver on Array,阵列基板行驱动)单元代替原本的栅极驱动芯片。
[0003]目前,采用GOA单元代替原本的栅极驱动芯片是可以在一定程度上减少显示装置的边框,但是当需要进一步减少显示装置的边框,得到超窄边框的显示装置时,现有技术中通过减小GOA单元中的晶体管的尺寸和存储电容的尺寸来减小GOA单元的尺寸,从而得到超窄边框的显示装置。
[0004]现有技术中,将GOA单元中的晶体管的尺寸和电容的尺寸减小后,会使整个GOA单元的稳定性变差,寿命变短。
技术实现思路
[0005]本专利技术提供一种GOA单元及其驱动方法、GOA电路和显示装置,以解决现有的通过减少GOA单元中的晶体管的尺寸和存储电容的尺寸来实现超窄边框时 ...
【技术保护点】
【技术特征摘要】
1.一种GOA单元,其特征在于,包括:输入模块、输出控制模块、输出模块、复位模块、下拉控制模块、下拉模块和存储模块;所述输入模块,分别与输入信号端和上拉节点连接,被配置为在所述输入信号端的控制下,拉高所述上拉节点的电位;所述输出控制模块,分别与所述上拉节点、第一时钟信号端和输出控制节点连接,被配置为在所述上拉节点的控制下,将所述第一时钟信号端提供的第一时钟信号传输至所述输出控制节点;所述输出模块包括多个输出子模块,每个所述输出子模块分别与所述输出控制节点、第二时钟信号端和输出信号端连接,被配置为在所述输出控制节点的控制下,将所述第二时钟信号端提供的第二时钟信号传输至所述输出信号端;任意两个所述输出子模块连接的所述第二时钟信号端和所述输出信号端均不同;所述复位模块,分别与所述上拉节点、复位信号端和第一电平信号端连接,被配置为在所述复位信号端的控制下,对所述上拉节点进行复位;所述下拉控制模块,分别与所述上拉节点、第二电平信号端、下拉节点和所述第一电平信号端连接,被配置为在所述第二电平信号端和所述上拉节点的控制下,控制所述下拉节点的电位;所述下拉模块,分别与所述下拉节点、所述上拉节点、所述输出控制节点、各个所述输出信号端和所述第一电平信号端连接,被配置为在所述下拉节点的控制下,拉低所述上拉节点、所述输出控制节点和各个所述输出信号端的电位;所述存储模块,分别与所述上拉节点和所述输出控制节点连接,被配置为保持所述上拉节点的电位。2.根据权利要求1所述的GOA单元,其特征在于,所述输入模块包括第一晶体管;所述第一晶体管的栅极和第一极均与所述输入信号端连接,所述第一晶体管的第二极与所述上拉节点连接。3.根据权利要求1所述的GOA单元,其特征在于,所述输出控制模块包括第二晶体管;所述第二晶体管的栅极与所述上拉节点连接,所述第二晶体管的第一极与所述第一时钟信号端连接,所述第二晶体管的第二极与所述输出控制节点连接。4.根据权利要求1所述的GOA单元,其特征在于,所述输出模块包括第一输出子模块、第二输出子模块、第三输出子模块和第四输出子模块;所述第一输出子模块包括第三晶体管;所述第三晶体管的栅极与所述输出控制节点连接,所述第三晶体管的第一极与所述第一输出子模块对应的第二时钟信号端连接,所述第三晶体管的第二极与所述第一输出子模块对应的输出信号端连接;所述第二输出子模块包括第四晶体管;所述第四晶体管的栅极与所述输出控制节点连接,所述第四晶体管的第一极与所述第二输出子模块对应的第二时钟信号端连接,所述第四晶体管的第二极与所述第二输出子模块对应的输出信号端连接;所述第三输出子模块包括第五晶体管;所述第五晶体管的栅极与所述输出控制节点连接,所述第五晶体管的第一极与所述第三输出子模块对应的第二时钟信号端连接,所述第五晶体管的第二极与所述第三输出子模块对应的输出信号端连接;所述第四输出子模块包括第六晶体管;所述第六晶体管的栅极与所述输出控制节点连
接,所述第六晶体管的第一极与所述第四输出子模块对应的第二时钟信号端连接,所述第六晶体管的第二极与所述第四输出子模块对应的输出信号端连接。5.根据权利要求1所述的GOA单元,其特征在于,所述复位模块包括第七晶体管;所述第七晶体管的栅极与所述复位信号端连接,所述第七晶体管的第一极与所述上拉节点连接,所述第七晶体管的第二极与所述第一电平信号端连接。6.根据权利要求1所述的GOA单元,其特征在于,所述下拉控制模块包括第八晶体管、第九晶体管、第十晶体管和第十一晶体管;所述第八晶体管的栅极和第一极均与所述第二电平信号端连接,所述第八晶体管的第二极与第九晶体管的栅极连接;所述第九晶体管的第一极与所述第二电平信号端连接,所述第九晶体管的第二极与所述下拉节点连接;所述第十晶体管的栅极与所述上拉节点连接,所述第十晶体管的第一极与所述第九晶体管的栅极连接,所述第十晶体管的第二极与所述第一电平信号端连接;所述第十一晶体管的栅极与所述上拉节点连接,所述第十一晶体管的第一极与所述下拉节点连接,所述第十一晶体管的第二极与所述第一电平信号端连接。7.根据权利要求4所...
【专利技术属性】
技术研发人员:汪祥,邵秀晨,唐如稳,马俊才,汤洋,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。