阵列基板及其制造方法、显示装置制造方法及图纸

技术编号:33327759 阅读:21 留言:0更新日期:2022-05-08 09:07
本申请公开了一种阵列基板及其制造方法、显示装置,属于显示技术领域。该阵列基板中的衬底具有挖孔区和环绕挖孔区布置的绕线区,加载极性相同电压的第一信号线和第二信号线中,位于绕线区内的第一绕线和第二绕线在衬底上的正投影部分重合。如此,在绕线区内,加载极性相反电压的两条信号线间距增大,产生的寄生电容较小。当阵列基板中的子像素分时充电时,先完成充电的子像素连接的信号线加载的电压,受后进行充电的子像素连接的信号线加载的电压的影响较小,先完成充电的子像素连接的信号线加载的电压不会大幅度降低,提高了子像素的充电率,避免了该阵列基板显示画面上出现暗竖纹的现象,提高了该阵列基板的显示效果。提高了该阵列基板的显示效果。提高了该阵列基板的显示效果。

【技术实现步骤摘要】
阵列基板及其制造方法、显示装置


[0001]本申请涉及显示
,特别涉及一种阵列基板及其制造方法、显示装置。

技术介绍

[0002]全面屏显示装置由于其屏占比较高(一般能够达到80%甚至90%以上),因此能够在不增加显示装置的整体尺寸的前提下,增大显示屏幕的尺寸。通常情况下,全面屏显示装置的显示面需要安放诸如摄像头或光线传感器等各种感光传感器,为了不影响该全面屏显示装置的屏占比,可以在全面屏显示装置中的阵列基板内设置相应的挖孔,感光传感器的感光面朝向该挖孔。如此,环境光线能够穿过该阵列基板的挖孔后射入感光传感器的感光面,使得该感光传感器能够正常工作。
[0003]在相关技术中,阵列基板还包括:多个阵列排布的子像素,每列子像素需要与一条信号线连接。为了保证阵列基板中的挖孔区的透光率较高,信号线需要分布在该挖孔区外围的绕线区内。
[0004]为了提高全面屏显示装置的屏占比,需要尽量减小任意两条相邻的信号线在绕线区的间距。但是,当任意两条相邻的信号线在绕线区的间距较小时,二者之间产生的寄生电容较大,会影响全面屏显示装置的显示效果。

技术实现思路

[0005]本申请实施例提供了一种阵列基板及其制造方法、显示装置。可以解决现有技术中的全面屏显示装置的显示效果较差的问题,所述技术方案如下:
[0006]一方面,提供了一种阵列基板,所述阵列基板包括:
[0007]衬底,所述衬底具有挖孔区和绕线区,所述绕线区环绕所述挖孔区布置;
[0008]位于所述衬底上多个子像素,所述多个子像素阵列排布为多列;
[0009]位于所述衬底上的多条第一信号线和多条第二信号线,所述第一信号线包括:第一像素连接走线和第一绕线,所述第一像素连接走线与一列所述子像素连接,所述第一绕线与所述第一像素连接走线连接且位于所述绕线区内,所述第二信号线包括:第二像素连接走线和第二绕线,所述第二像素连接走线与另一列所述子像素连接,所述第二绕线与所述第二像素连接走线连接且位于所述绕线区内;
[0010]其中,所述第一像素连接走线和所述第一绕线同层设置,所述第二像素连接走线和所述第二绕线异层设置,所述第一绕线在所述衬底上的正投影与所述第二绕线在所述衬底上的正投影至少部分重合,且在所述衬底上的正投影部分重合的第一绕线和第二绕线所对应的第一信号线和第二信号线用于加载极性相同的电压。
[0011]可选的,在所述衬底上的正投影部分重合的第一绕线和第二绕线所对应的第一信号线和第二信号线用于:同时对与所述第一信号线连接的子像素,以及与所述第二信号线连接的子像素进行充电。
[0012]可选的,绕所述挖孔区布置的第一跨接走线,所述第二绕线包括:绕所述挖孔区布
置的第二跨接走线,所述第一跨接走线在所述衬底上的正投影与所述第二跨接走线在所述衬底上的正投影至少部分重合。
[0013]可选的,所述第一跨接走线在所述衬底上的正投影位于所述第二跨接走线在所述衬底上的正投影内,或者,所述第二跨接走线在所述衬底上的正投影位于所述第一跨接走线在所述衬底上的正投影内。
[0014]可选的,在所述多条第一信号线和所述多条第二信号线中,一条所述第一跨接走线与一条所述第二跨接走线在所述衬底上的正投影重合的面积,沿远离所述挖孔区的方向逐渐增大。
[0015]可选的,所述第一绕线还包括:与所述第一跨接走线连接的第一引线,所述第一引线的延伸方向与所述第一像素连接走线的延伸方向相同;所述第二绕线还包括:与所述第二跨接走线连接的第二引线,所述第二引线的延伸方向与所述第二像素连接走线的延伸方向相同。
[0016]可选的,所述多条第一信号线包括多组第一信号线,每组所述第一信号线包括至少两条连续排布的第一信号线,所述至少两条连续排布的第一信号线中的第一像素连接走线构成一组第一像素连接走线;
[0017]所述多条第二信号线包括多组第二信号线,每组所述第二信号线包括至少两条连续排布的第二信号线,所述至少两条连续排布的第二信号线中的第二像素连接走线构成一组第二像素连接走线;
[0018]多组所述第一像素连接走线与多组所述第二像素连接走线交替分布。
[0019]可选的,任意两条相邻的所述第一信号线用于加载极性相反的电压,任意两条相邻的所述第二信号线用于加载极性相反的电压。
[0020]可选的,所述第一信号线与所述第二像素连接走线同层设置。
[0021]可选的,所述阵列基板还包括:位于所述衬底上的多条栅线,所述第二绕线与所述栅线同层设置。
[0022]可选的,所述多个子像素包括:至少两种颜色的子像素,在所述衬底上的正投影部分重合的第一绕线和第二绕线所对应的第一信号线和第二信号线所连接的子像素的种类相同。
[0023]可选的,所述阵列基板具有像素区,所述多个子像素位于所述像素区内,所述阵列基板还包括:位于所述衬底上的多条触控电极线,所述触控电极线包括:位于所述像素区内的第一触控线,以及位于所述绕线区内且与所述第一触控线连接的第二触控线,所述第一触控线与所述第二触控线异层设置。
[0024]可选的,其特征在于,所述第一触控线与所述第二像素连接走线同层设置,所述第二触控线与所述第二绕线同层设置。
[0025]另一方面,提供了一种显示装置,所述装置包括:
[0026]驱动器和阵列基板;
[0027]所述阵列基板包括:上述阵列基板;
[0028]所述驱动器与所述阵列基板中的第一信号线和第二信号线连接,所述驱动器用于:同时对在所述衬底上的正投影部分重合的第一绕线与第二绕线所对应的第一信号线和第二信号线加载极性相同的电压,以使与所述第一信号线连接的子像素,以及与所述第二
信号线连接的子像素同时进行充电。
[0029]可选的,所述显示装置还包括:感光传感器,所述感光传感器的感光面在所述阵列基板中的衬底上的正投影位于所述挖孔区内。
[0030]本申请实施例提供的技术方案带来的有益效果至少包括:
[0031]该阵列基板可以包括:衬底、第一信号线和第二信号线。该衬底具有挖孔区和环绕挖孔区布置的绕线区,用于加载极性相同电压的第一信号线和该第二信号线中,位于绕线区内的第一绕线和第二绕线在衬底上的正投影部分重合。如此,在绕线区内,用于加载极性相反的电压的两条信号线之间的距离增大,产生的寄生电容较小。当采用MUX驱动控制器对子像素进行分时充电时,先完成充电的子像素连接的信号线上加载的电压,受后进行充电的子像素连接的信号线上加载的极性相反的电压的影响较小,先完成充电的子像素连接的信号线上加载的电压不会大幅度降低,提高了该阵列基板中的子像素的充电率,进而提高了该阵列基板中的子像素的亮度,避免了该阵列基板的显示画面上出现暗竖纹的现象,提高了该阵列基板的显示效果。
附图说明
[0032]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种阵列基板,其特征在于,所述阵列基板包括:衬底,所述衬底具有挖孔区和绕线区,所述绕线区环绕所述挖孔区布置;位于所述衬底上多个子像素,所述多个子像素阵列排布为多列;位于所述衬底上的多条第一信号线和多条第二信号线,所述第一信号线包括:第一像素连接走线和第一绕线,所述第一像素连接走线与一列所述子像素连接,所述第一绕线与所述第一像素连接走线连接且位于所述绕线区内,所述第二信号线包括:第二像素连接走线和第二绕线,所述第二像素连接走线与另一列所述子像素连接,所述第二绕线与所述第二像素连接走线连接且位于所述绕线区内;其中,所述第一像素连接走线和所述第一绕线同层设置,所述第二像素连接走线和所述第二绕线异层设置,所述第一绕线在所述衬底上的正投影与所述第二绕线在所述衬底上的正投影至少部分重合,且在所述衬底上的正投影部分重合的第一绕线和第二绕线所对应的第一信号线和第二信号线用于加载极性相同的电压。2.根据权利要求1所述的阵列基板,其特征在于,在所述衬底上的正投影部分重合的第一绕线和第二绕线所对应的第一信号线和第二信号线用于:同时对与所述第一信号线连接的子像素,以及与所述第二信号线连接的子像素进行充电。3.根据权利要求1所述的阵列基板,其特征在于,所述第一绕线包括:绕所述挖孔区布置的第一跨接走线,所述第二绕线包括:绕所述挖孔区布置的第二跨接走线,所述第一跨接走线在所述衬底上的正投影与所述第二跨接走线在所述衬底上的正投影至少部分重合。4.根据权利要求3所述的阵列基板,其特征在于,所述第一跨接走线在所述衬底上的正投影位于所述第二跨接走线在所述衬底上的正投影内,或者,所述第二跨接走线在所述衬底上的正投影位于所述第一跨接走线在所述衬底上的正投影内。5.根据权利要求3所述的阵列基板,其特征在于,在所述多条第一信号线和所述多条第二信号线中,一条所述第一跨接走线与一条所述第二跨接走线在所述衬底上的正投影重合的面积,沿远离所述挖孔区的方向逐渐增大。6.根据权利要求3所述的阵列基板,其特征在于,所述第一绕线还包括:与所述第一跨接走线连接的第一引线,所述第一引线的延伸方向与所述第一像素连接走线的延伸方向相同;所述第二绕线还包括:与所述第二跨接走线连接的第二引线,所述第二引线的延伸方向与所述第二像素连接走线的延伸方向相同。7.根据权利要求1至6任一所述的阵列基板,其特征在...

【专利技术属性】
技术研发人员:张永强徐敬义刘弘刘鹏霍培荣丁爱宇肖振宏李波黄波
申请(专利权)人:鄂尔多斯市源盛光电有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1