一种智能数码相框的控制电路制造技术

技术编号:33081286 阅读:19 留言:0更新日期:2022-04-15 10:35
本发明专利技术公开了一种智能数码相框的控制电路,包括:电源模块、主控模块、外部存储接口模块、显示接口模块、音频处理电路和人机交互电路,所述电源模块为系统提供稳定的工作电压,所述电源模块包括电源转换电路和蓄电池电路,所述主控模块包括芯片U4,以及与芯片U4相连的FLASH电路、闪存电路和RAM电路,所述外部存储接口模块与所述主控模块相连,包括USB接口电路、SD卡接口电路和TF接口电路,所述显示接口模块包括LCD模块和液晶显示模块,所述LCD模块包括显示屏升压电路和LCD接口电路,所述LCD接口电路包括四组LCD屏接口,所述音频处理电路与所述主控模块相连,可实现音频播放;本发明专利技术具有多种显示方式,可适合多种场合,具有良好的市场应用价值。的市场应用价值。的市场应用价值。

【技术实现步骤摘要】
一种智能数码相框的控制电路


[0001]本专利技术涉及数码相框领域,具体的说是一种智能数码相框的控制电路。

技术介绍

[0002]随着社会的发展,相片成为人们日常生活中不可缺少的一部分,一般的相框只能放置一张照片,由于数码相框可以加载多张相片,选择在显示屏上显示,因此数码相框出现在越来越多的家庭中,而相片在一些商场公园进行展示时,时常需要不同大小、分辨参数的显示屏,现有的数码相框无法满足需求,且现有的数码相框的反应速度和存储空间也无法满足商业应用的需求。

技术实现思路

[0003]本专利技术针对已有的数码相框的不足,提供一种具有多种显示方式,适合多种场合的智能数码相框的控制电路。
[0004]本专利技术解决其技术问题所采用的技术方案是:提供一种智能数码相框的控制电路,包括:电源模块、主控模块、外部存储接口模块、显示接口模块、音频处理电路和人机交互电路,所述电源模块为系统提供稳定的工作电压,所述电源模块包括电源转换电路和蓄电池电路,所述主控模块包括芯片U4,以及与芯片U4相连的FLASH电路、闪存电路和RAM电路,所述外部存储接口模块与所述主控模块相连,包括USB接口电路、SD卡接口电路和TF接口电路,所述显示接口模块与所述主控模块相连,所述显示接口模块包括LCD模块和液晶显示模块,所述LCD模块包括显示屏升压电路和LCD接口电路,所述LCD接口电路包括四组LCD屏接口,所述音频处理电路与所述主控模块相连,可实现音频播放。
[0005]进一步的,所述电源转换电路包括芯片U11、U12和U13,所述芯片U11的输入端接接插件CN13和CN14,所述接插件CN13和CN14外接12V电压,所述芯片U11的输出端输出5V电压,所述芯片U12的输入端接所述芯片U11的输出端,输出端输出3.3V电压,所述芯片U13的输入端接所述芯片U12的输出端,输出端输出1.2V电压,所述蓄电池电路包括芯片U16,所述芯片U16的8管脚接二极管BAV70的3管脚,所述二极管BAV70的2管脚经电池BT1接地,1管脚接3.3V电压,所述芯片U16的6和5管脚分别经电阻R16和R17接所述芯片U4的30和31管脚,所述芯片U11的型号为MP9141,所述芯片U12的型号为1084

3.3,所述芯片U13的型号为1117

ADJ,所述芯片U16的型号为QD4。
[0006]进一步的,所述芯片U4的133和134管脚之间接晶振Y1,所述晶振Y1的两端分别经电容C30和C31接地,所述芯片U4的205、207、206和204管脚分别接接口CN1的1、2、3和4管脚,所述芯片U4的型号为aml6213D;所述FLASH电路包括芯片U2,所述芯片U2的7、8、9、18、29、30、31、32、41、42、43和44管脚分别接所述芯片U4的34、35、36、33、88、87、86、85、84、83、82和79管脚,所述芯片U2的型号为K9F2G08U0M;所述闪存电路包括芯片U1,所述芯片U1的9、16、17、48、1、2、3、4、5、6、7、8、18、19、20、21、22、23、24、25、45、44、42、40、38、35、33、31、29、10、
14、28、11、26和12管脚分别接所述芯片U4的61、78、77、76、73、72、71、70、66、54、52、51、50、49、46、45、44、38、39、40、43、79、82、83、84、85、86、87、88、60、36、33、35和100管脚,所述芯片U1的型号为S29AL016D;所述RAM电路包括芯片U3,所述芯片U3的21、20、16、17、18、19、15、39、38、2、4、5、7、8、10、11、13、42、44、45、47、48、50、51、53、23、24、25、26、29、30、31、32、33、34、22和35管脚分别接所述芯片U4的55、56、65、64、63、62、61、60、59、54、52、51、50、49、46、45、44、38、39、40、43、78、77、76、73、72、71、70、66、79、82、83、84、85、86、87和88管脚,所述芯片U3的型号为4X16SDRAM

70。
[0007]进一步的,所述USB接口电路包括芯片U6、接口CN6和接口J1,所述接口CN6的2和3管脚接所述芯片U4的118和117管脚,4管脚接三极管Q4的集电极,所述三极管Q4的基极接地,集电极经电阻R119接5V电压,基极经电阻R127接三极管Q5的集电极,所述三极管Q5的基极经电阻R131接所述接口CN6的1管脚,发射极接地,集电极经电阻R124接所述芯U6的3管脚,所述芯片U6的1和5管脚相连后接所述接口J1的4管脚,所述接口J1的3和2管脚分别接所述芯片U4的118和117管脚,所述芯片U6的型号为RT9701。
[0008]进一步的,所述TF接口电路包括接口CN2,所述接口CN2的13、44、38和36管脚接MOS管Q1的漏极,所述MOS管Q1的源极经电阻R88接3.3V电压,栅极经电阻R99接所述芯片U4的95管脚,所述接口CN2的21、22、23、2、3、4、5、6、47、48、49、27、28、29、30、31管脚分别经电阻R69、R71、R73、R75、R77、R78、R80、R83、R85、R87、R90、R92、R95、R97、R98、R100接所述芯片U4的150、151、152、153、157、158、159、160、161、162、163、164、168、169、170、173管脚,所述接口CN2的18、19、20和41管脚分别接排阻RN5的4、3、2和1管脚,所述排阻RN5的5、6、7和8管脚分别接所述芯片U4的149、148、147和146管脚,所述接口CN2的32、7、35和34管脚分别接排阻RN6的4、3、2和1管脚,所述排阻RN6的5、6、7和8管脚分别接所述芯片U4的177、176、175和174管脚。
[0009]进一步的,所述SD卡接口电路包括接口CN3,所述接口CN3的9、14和42管脚接MOS管Q2的漏极,所述MOS管Q2的源极接3.3V电压,栅极经电阻R14接所述芯片U4的28管脚,所述接口CN3的6、20、25管脚接所述芯片U4的94管脚,所述接口CN3的22和32管脚相连后经电阻R15接所述芯片U4的29管脚,所述接口CN3的8、15、27管脚相互连接,所述接口CN3的2、12、26管脚相互连接,所述接口CN3的4、17、28管脚相互连接,所述接口CN3的3、18、29管脚相互连接,所述接口CN3的5、19、30管脚相互连接,所述接口CN3的7、11、31管脚相互连接,所述接口CN3的26、27、28、29、30、31、34、35、36、37、38、39、40和41管脚分别经电阻R67、R68、R70、R72、R74、R76、R79、R82、R84、R86、R89、R91、R94和R96接所述芯片U4的163、164、168、1本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种智能数码相框的控制电路,其特征在于,包括:电源模块、主控模块、外部存储接口模块、显示接口模块、音频处理电路和人机交互电路,所述电源模块为系统提供稳定的工作电压,所述电源模块包括电源转换电路和蓄电池电路,所述主控模块包括芯片U4,以及与芯片U4相连的FLASH电路、闪存电路和RAM电路,所述外部存储接口模块与所述主控模块相连,包括USB接口电路、SD卡接口电路和TF接口电路,所述显示接口模块与所述主控模块相连,所述显示接口模块包括LCD模块和液晶显示模块,所述LCD模块包括显示屏升压电路和LCD接口电路,所述LCD接口电路包括四组LCD屏接口,所述音频处理电路与所述主控模块相连,可实现音频播放。2.根据权利要求1所述的智能数码相框的控制电路,其特征在于,所述电源转换电路包括芯片U11、U12和U13,所述芯片U11的输入端接接插件CN13和CN14,所述接插件CN13和CN14外接12V电压,所述芯片U11的输出端输出5V电压,所述芯片U12的输入端接所述芯片U11的输出端,输出端输出3.3V电压,所述芯片U13的输入端接所述芯片U12的输出端,输出端输出1.2V电压,所述蓄电池电路包括芯片U16,所述芯片U16的8管脚接二极管BAV70的3管脚,所述二极管BAV70的2管脚经电池BT1接地,1管脚接3.3V电压,所述芯片U16的6和5管脚分别经电阻R16和R17接所述芯片U4的30和31管脚,所述芯片U11的型号为MP9141,所述芯片U12的型号为1084

3.3,所述芯片U13的型号为1117

ADJ,所述芯片U16的型号为QD4。3.根据权利要求1所述的智能数码相框的控制电路,其特征在于,所述芯片U4的133和134管脚之间接晶振Y1,所述晶振Y1的两端分别经电容C30和C31接地,所述芯片U4的205、207、206和204管脚分别接接口CN1的1、2、3和4管脚,所述芯片U4的型号为aml6213D;所述FLASH电路包括芯片U2,所述芯片U2的7、8、9、18、29、30、31、32、41、42、43和44管脚分别接所述芯片U4的34、35、36、33、88、87、86、85、84、83、82和79管脚,所述芯片U2的型号为K9F2G08U0M;所述闪存电路包括芯片U1,所述芯片U1的9、16、17、48、1、2、3、4、5、6、7、8、18、19、20、21、22、23、24、25、45、44、42、40、38、35、33、31、29、10、14、28、11、26和12管脚分别接所述芯片U4的61、78、77、76、73、72、71、70、66、54、52、51、50、49、46、45、44、38、39、40、43、79、82、83、84、85、86、87、88、60、36、33、35和100管脚,所述芯片U1的型号为S29AL016D;所述RAM电路包括芯片U3,所述芯片U3的21、20、16、17、18、19、15、39、38、2、4、5、7、8、10、11、13、42、44、45、47、48、50、51、53、23、24、25、26、29、30、31、32、33、34、22和35管脚分别接所述芯片U4的55、56、65、64、63、62、61、60、59、54、52、51、50、49、46、45、44、38、39、40、43、78、77、76、73、72、71、70、66、79、82、83、84、85、86、87和88管脚,所述芯片U3的型号为4X16SDRAM

70。4.根据权利要求1所述的智能数码相框的控制电路,其特征在于,所述USB接口电路包括芯片U6、接口CN6和接口J1,所述接口CN6的2和3管脚接所述芯片U4的118和117管脚,4管脚接三极管Q4的集电极,所述三极管Q4的基极接地,集电极经电阻R119接5V电压,基极经电阻R127接三极管Q5的集电极,所述三极管Q5的基极经电阻R131接所述接口CN6的1管脚,发射极接地,集电极经电阻R124接所述芯U6的3管脚,所述芯片U6的1和5管脚相连后接所述接口J1的4管脚,所述接口J1的3和2管脚分别接所述芯片U4的118和117管脚,所述芯片U6的型号为RT9701。5.根据权利要求1所述的智能数码相框的控制电路,其特征在于,所述TF接口电路包括接口CN2,所述接口CN2的13、44、38和36管脚接MOS管Q1的漏极,所述MOS管Q1的源极经电阻
R88接3.3V电压,栅极经电阻R99接所述芯片U4的95管脚,所述接口CN2的21、22、23、2、3、4、5、6、47、48、49、27、28、29、30、31管脚分别经电阻R69、R71、R73、R75、R77、R78、R80、R83、R85、R87、R90、R92、R95、R97、R98 、R100接所述芯片U4的150、151、152、153、157、158、159、160、161、162、163、164、168、169、170、173管脚,所述接口CN2的18、19、20和41管脚分别接排阻RN5的4、3、2和1管脚,所述排阻RN5的5、6、7和8管脚分别接所述芯片U4的149、148、147和146管脚,所述接口CN2的32、7、35和34管脚分别接排阻RN6的4、3、2和1管脚,所述排阻RN6的5、6、7和8管脚分别接所述芯片U4的177、176、175和174管脚。6.根据权利要求1所述的智能数码相框的控制电路,其特征在于,所述SD卡接口电路包括接口CN3,所述接口CN3的9、14和42管脚接MOS管Q2的漏极,所述MOS管Q2的源极接3.3V电压,栅极经电阻R14接所述芯片U4的28管脚,所述接口CN3的6、20、25管脚接所述芯片U4的94管...

【专利技术属性】
技术研发人员:吴云如刘玉凤
申请(专利权)人:宗汉电通技术深圳有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1