【技术实现步骤摘要】
一种低功耗高分辨率的连续时间的Sigma
‑
Delta调制器
[0001]本专利技术属于集成电路设计领域,具体涉及一种低功耗高分辨率的连续时间Sigma
‑
Delta调制器(Continuous
‑
Time Sigma
‑
Delta Modulator,CTSDM)。
技术介绍
[0002]模数转换器(Analog
‑
to
‑
Digital Converter,ADC)能够将连续的模拟信号转换为离散的数字信号,作为高端通用芯片的一大组成部分,低功耗、高分辨率的ADC一直是模拟集成电路领域里的研究热点,应用非常广泛。而通过采用噪声整形技术和过采样技术,将带内的量化噪声转移到带外,再通过数字滤波器将带外的噪声滤除,Sigma
‑
Delta ADC可以获得很高的信噪失真比(Signal
‑
to
‑
Noise
‑
and
‑
Distorti ...
【技术保护点】
【技术特征摘要】
1.一种低功耗高分辨率的连续时间Sigma
‑
Delta调制器,包括连续时间共模反馈的两级Class AB结构的运算放大器及其有限低频增益补偿跨导级、比较器、主反馈RZ FIR
‑
DAC、补偿路径RZ FIR
‑
DAC、以及基本的电容电阻,其特征在于,所述运算放大器由第一级运算放大器A1、第二级运算放大器A2和第三级运算放大器A3组成,其有限低频增益补偿跨导级分别为g
com1
、g
com2
、g
com3
,所述第一级到第三级运算放大器A1、A2、A3各自构成的积分器依次串联,A3同时复用为模拟加法器;积分电阻R1连接在环路滤波器输入端和第一级运放A1输入端之间,积分电阻R2连接在第二级运放A2输入端和第一级运放A1输出端之间,前馈电阻R
f0
连接在环路滤波器输入端和第三级运放A3输入端之间,前馈电阻R
f1
连接在第一级运放A1输出端和第三级运放A3输入端之间,前馈电阻R
f2
连接在第二级运放A2输出端和第三级运放A3输入端之间;有限低频增益补偿跨导级g
com1
输入输出相连并连接到第一级运放A1输入端,有限低频增益补偿跨导级g
com2
输入输出相连并连接到第二级运放A2输入端,有限低频增益补偿跨导级g
com3
输入输出相连并连接到第三级运放A3输入端;积分电容C1跨接在第一级运放A1输入端和输出端之间,积分电容C2跨接在第二级运放A2输入端和输出端之间,积分电容C3跨接在第三级运放A3输入端和输出端之间;主反馈RZ FIR
‑
DAC连接在CTSDM的输出端和第一级运放A1的输入端之间,补偿路径RZ FIR
‑
DAC连接在ADC的输出端和第三级运放A3的输入端之间。第三级运放A3的输出端连接到比较器COMP的输入端,比较器的输出端连接到主反馈RZ FIR
‑
DAC的输入端和补偿路径RZ FIR
‑
DAC的输入端。2.根据权利要求1所述的低功耗高分辨率的连续时间Sigma
‑
Delta调制器,其特征在于,一个所述两级Class AB结构的运算放大器由13个PMOS管MP0~MP12和10个NMOS管MN0~MN9构成,其中PMOS管MP0和MP1是差分输入对管,PMOS管MP3~MP8、NMOS管MN2~MN5组成共源共栅结构,PMOS管MP9、MP10和NMOS管MN0、MN1是浮动电压源,NMOS管MN6、MN7是共模反馈管,用于确定输出共模电平,PMOS管MP11、MP12和NMOS管MN8、MN9是Class AB输出级,Cc1、Cc2、Cc3、Cc4是四个相同容值的密勒补偿电容,Cc1连接在PMOS管MP11的漏端和Rz1的右端之间,Cc2连接在NMOS管MN8的漏端和Rz2的右端之间,Cc3连接在PMOS管MP12的漏端和Rz3的右端之间,Cc4连接在NMOS管MN9的漏端和Rz4的右端之间,电阻Rz1、Rz2、Rz3、Rz4是四个相同阻值的调零电阻,用于频率补偿,Rz1连接在PMOS管MP11的栅端和Cc1的左端之间,Rz2连接在NMOS管MN8的栅端和Cc2的左端之间,Rz3连接在PMOS管MP12的栅端和Cc3的左端之间,Rz4连接在NMOS管MN9的栅端和Cc4的左端之间。3.根据权利要求1所述的低功耗高分辨率的连续时间Sigma
‑
Delta调制器,其特征在于,一个所述有限低频增益补偿跨...
【专利技术属性】
技术研发人员:黄凯,袁剑涛,郑丹丹,蒋小文,李鹏,习伟,姚浩,陈军健,于杨,陶伟,
申请(专利权)人:浙江大学,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。