一种异构多处理器5G网关电路制造技术

技术编号:32603238 阅读:17 留言:0更新日期:2022-03-09 17:54
本实用新型专利技术公开了一种异构多处理器5G网关电路,其包括5G通信模块、第一ARM处理器、第二ARM处理器及触摸屏等。5G通信模块与卡座或eSIM贴片卡连接。第一ARM处理器与5G通信模块通过第一USB总线或PCIe总线连接,第一ARM处理器为综合任务处理器。第二ARM处理器与第一ARM处理器通过第二USB总线、SPI总线、UART总线中至少一种总线连接。第二ARM处理器为实时任务处理器。本实用新型专利技术通过第一ARM处理器进行复杂的数据处理、通过第二ARM处理器进行实时数据处理,以兼顾数据处理能力和实时性的要求,满足各种物联网设备对网关性能的要求。满足各种物联网设备对网关性能的要求。满足各种物联网设备对网关性能的要求。

【技术实现步骤摘要】
一种异构多处理器5G网关电路


[0001]本技术具体涉及工业物联网网关
,更为具体地,本技术能够提供一种异构多处理器5G网关电路。

技术介绍

[0002]随着物联网技术的不断发展,作为物联网中核心设备的网关也在不断改进和优化。物联网网关用于实现终端设备与互联网的无缝连接,是连接终端设备与通信网络的纽带,智能化网关已经开始具有计算和分析功能。在工业物联网、车联网等多种应用场景中,要求智能化网关能够快速响应和处理复杂任务。但是由于现有技术存在的局限和产品成本的要求,经常出现可满足快速响应要求而无法满足复杂任务处理要求,或者可满足复杂任务处理要求却无法满足快速响应的要求。因此,如何能够使物联网网关兼顾响应速度和任务处理能力,成为本领域技术人员亟待解决的技术问题和始终研究的重点。

技术实现思路

[0003]为解决现有技术存在的至少一个问题,本技术提供了一种异构多处理器5G网关电路,可达到保证物联网网关快速响应的前提下兼顾复杂任务处理能力等一个或多个技术目的。
[0004]为实现上述的技术目的,本技术能够提供一种异构多处理器5G网关电路,该异构多处理器5G网关电路可包括但不限于5G通信模块、第一ARM处理器以及第二ARM处理器等。
[0005]5G通信模块,与具有SIM卡的卡座连接或与eSIM贴片卡连接。
[0006]第一ARM处理器,与所述5G通信模块之间通过第一USB总线或PCIe总线连接。
[0007]所述第一ARM处理器为综合任务处理器,与第一存储卡连接。所述第一ARM处理器上设置有第一USB外设接口、第一网口以及第一调试串口。
[0008]第二ARM处理器,与第一ARM处理器之间通过第二USB总线、SPI总线、UART总线中的至少一种总线连接。
[0009]所述第二ARM处理器为实时任务处理器,与第二存储卡连接。所述第二ARM处理器上设置有CAN总线接口、485总线接口、SPI外设接口、I2C外设接口、第二USB外设接口、第二网口以及第二调试串口。
[0010]进一步地,该异构多处理器5G网关电路还包括开关电源芯片,开关电源芯片具有输入引脚和输出引脚。所述输入引脚与所述第一ARM处理器的电源输出端连接;所述输出引脚与外围设备的电源输入端连接。
[0011]进一步地,该异构多处理器5G网关电路还包括物理层接口芯片,该物理层接口芯片与所述第二ARM处理器的所述第二网口连接。
[0012]进一步地,该异构多处理器5G网关电路还包括USB集线器芯片,该USB集线器芯片与所述第一ARM处理器上的第一USB外设接口连接。
[0013]进一步地,所述5G通信模块采用型号为FM150的5G通信模块,所述第一ARM处理器采用型号为MCIMX6Y2CVM08AB的芯片,所述第二ARM处理器采用型号为MIMXRT1052CVL5B的芯片。
[0014]进一步地,该异构多处理器5G网关电路还包括CAN芯片,且CAN芯片与所述第二ARM处理器的所述CAN总线接口连接。
[0015]进一步地,该异构多处理器5G网关电路还包括485接口芯片,485接口芯片与所述第二ARM处理器的所述485总线接口连接。
[0016]进一步地,所述第一存储卡,包括SD卡、TF卡中的至少一种,所述第二存储卡,包括SD卡、TF卡中的至少一种。
[0017]进一步地,所述第二ARM处理器与第一ARM处理器之间还可通过中断信号线连接。
[0018]进一步地,还包括WiFi模块、显示屏及触摸屏。所述WiFi模块与所述第一ARM处理器连接,所述显示屏与所述第一ARM处理器连接。所述触摸屏,与所述第一ARM处理器之间通过FPC排线连接。
[0019]本技术的有益效果为:与现有技术相比,本技术的技术方案通过异构多处理器架构能够较好地兼顾网关响应速度和大规模数据处理能力。通过第一ARM处理器进行复杂的数据处理、通过第二ARM处理器进行实时数据处理,以使本技术的网关电路满足实时性要求的同时还能够满足大规模数据处理和复杂任务处理的需求,从而满足多种场景下工业物联网设备对网关的要求,可见本技术能够适应更多应用场合。本技术的第二ARM处理器可满足工程师自定义、针对性地进行功能开发和设计,使本技术具有更广泛的应用场景。而且本技术中的第二ARM处理器能够采用具有一般性能的处理器,由此避免了设置多个高性能处理器导致的高昂成本问题。而且本技术提供的网关架构不仅能够同时满足数据处理能力和实时性的要求,还能够充分满足运行环境、系统服务、基础库、驱动框架等软件基础设施需求。
附图说明
[0020]图1示出了本技术实施例中的异构多处理器5G网关电路的整体结构示意图。
[0021]图2示出了本技术实施例中的5G网关电路中的开关电源芯片的连接结构示意图。
[0022]图3示出了本技术实施例中的5G网关电路中的物理层接口芯片扩展电路结构示意图。
[0023]图4示出了本技术实施例中的5G网关电路中的USB集线器芯片扩展电路结构示意图。
[0024]图5示出了本技术实施例中的5G网关电路中的5G通信模块电路连接结构示意图。
[0025]图6示出了本技术实施例中的5G网关电路中的CAN总线接口电路结构示意图。
[0026]图7示出了本技术实施例中的5G网关电路中的带收发自动切换功能的RS

485总线电路结构示意图。
具体实施方式
[0027]下面结合说明书附图对本技术提供的一种异构多处理器5G网关电路进行详细的解释和说明。
[0028]本技术首先对涉及的相关技术术语进行如下的释义。
[0029]ARM:Advanced RISC Machines,先进的精简指令集计算机处理器。
[0030]5G:5th Generation Mobile Communication Technology,第五代移动通信技术。
[0031]USB:Universal Serial Bus,通用串行总线。
[0032]USB OTG:On

The

Go USB,便携式USB。
[0033]USB Hub:USB集线器。
[0034]SPI:Serial Peripheral Interface,串行外设接口。
[0035]QSPI:Quad SPI,六线SPI。
[0036]UART:Universal Asynchronous Receiver/Transmitter,通用异步收发传输器。
[0037]CAN:Controller Area Network,控制器局域网络。
[0038]PCIe:Peripheral Component Interconnect Express,高速串行计算机扩展总线。...

【技术保护点】

【技术特征摘要】
1.一种异构多处理器5G网关电路,其特征在于,包括:5G通信模块,与具有SIM卡的卡座连接或与eSIM贴片卡连接;第一ARM处理器,与所述5G通信模块之间通过第一USB总线或PCIe总线连接;所述第一ARM处理器为综合任务处理器,与第一存储卡连接;所述第一ARM处理器上设置有第一USB外设接口、第一网口以及第一调试串口;第二ARM处理器,与第一ARM处理器之间通过第二USB总线、SPI总线、UART总线中的至少一种总线连接;所述第二ARM处理器为实时任务处理器,与第二存储卡连接;所述第二ARM处理器上设置有CAN总线接口、485总线接口、SPI外设接口、I2C外设接口、第二USB外设接口、第二网口以及第二调试串口。2.根据权利要求1所述的异构多处理器5G网关电路,其特征在于,还包括:开关电源芯片,具有输入引脚和输出引脚;所述输入引脚,与所述第一ARM处理器的电源输出端连接;所述输出引脚,与外围设备的电源输入端连接。3.根据权利要求2所述的异构多处理器5G网关电路,其特征在于,还包括:物理层接口芯片,与所述第二ARM处理器的所述第二网口连接。4.根据权利要求2所述的异构多处理器5G网关电路,其特征在于,还包括:USB集线器芯片,与所述第一ARM处理器上的所述第一USB外设...

【专利技术属性】
技术研发人员:薛栋梁范志强曹东刚麻志毅梅宏
申请(专利权)人:杭州未名信科科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1