【技术实现步骤摘要】
一种UPI信号互联装置及N路服务器
[0001]本专利技术涉及服务器设计领域,特别是涉及一种UPI信号互联装置及N路服务器。
技术介绍
[0002]N路服务器包括N个CPU(central processing unit,中央处理器),各个CPU上包括N个UPI(Ultra Path Interconnect,高速通道互联)信号传输引脚,各个CPU之间通过UPI信号传输引脚连接UPI信号线以实现UPI信号互联,N为1或大于1的偶数。在多路服务器设计中,多个CPU及其UPI信号的走线均在一块主板上,其中,多个CPU中的任意两个CPU之间连接有至少一根UPI信号线以实现数据传输,每个CPU连接的UPI信号线的总数为N。但在该多路服务器的使用过程中,很有可能出现多个CPU不满配即某一个或某几个CPU不在位的情况,此时由于拓扑结构已经固定,与不在位的CPU连接的多条UPI信号线均不能用于数据传输,导致UPI信号资源的浪费,限制了在位的CPU之间的数据传输吞吐量。
[0003]具体来说,请参照图1,图1为现有技术中四路服务器的 ...
【技术保护点】
【技术特征摘要】
1.一种UPI信号互联装置,其特征在于,应用于N路服务器,所述N路服务器包括N个CPU模块、主板及设置于所述主板上的UPI信号互联装置;所述UPI信号互联装置包括板卡和设置在板卡上的处理模块、N个连接器及N个可控开关模块,N为1或大于1的偶数;所述处理模块的N个在位检测端分别与N个所述连接器的在位传输端一一对应连接,所述处理模块的N个控制端分别与N个所述可控开关模块的控制端一一对应连接,用于在通过所述连接器的在位传输端判定存在CPU模块在位且在位的CPU模块中的任意两个CPU模块之间待通信时控制与在位且待通信的CPU模块对应的可控开关模块导通,在判定存在CPU模块不在位时控制与不在位的CPU模块对应的可控开关模块关断;第i个所述可控开关模块的N个UPI信号传输端通过第i个所述连接器与第i个所述CPU模块的N个UPI信号输出端一一对应连接,第i个所述连接器的在位传输端与第i个所述CPU模块的在位输出端连接,任意两个所述可控开关模块之间均通过N个UPI信号线连接,其中,1≤i≤N。2.如权利要求1所述的UPI信号互联装置,其特征在于,第i个所述可控开关模块包括N
‑
1组N个子开关及与N
‑
1组N个子开关的控制端连接的控制模块;第i个所述可控开关模块的N
‑
1组N个子开关的每组N个子开关的第一端均通过第i个所述连接器与第i个所述CPU模块的N个UPI信号输出端一一对应连接;任意两个所述可控开关模块之间的两组N个子开关的第二端之间通过N个UPI信号线一一对应连接;所述控制模块用于根据所述处理模块发送的控制第i个所述可...
【专利技术属性】
技术研发人员:王玉山,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。