【技术实现步骤摘要】
显示基板及其制备方法、显示装置
[0001]本文涉及但不限于显示
,具体涉及一种显示基板及其制备方法、显示装置。
技术介绍
[0002]有机发光二极管(Organic Light Emitting Diode,简称OLED)和量子点发光二极管(Quantum
‑
dot Light Emitting Diodes,简称QLED)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。随着显示技术的不断发展,以OLED或QLED为发光器件、由薄膜晶体管(Thin Film Transistor,简称TFT)进行信号控制的显示装置已成为目前显示领域的主流产品。
[0003]随着显示技术的发展,消费者对显示产品显示品质的要求越来越高,极窄边框成为显示产品发展的新趋势,因此边框窄化是本领域亟待解决的技术问题。
技术实现思路
[0004]以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
[0005]本公开示例性实 ...
【技术保护点】
【技术特征摘要】
1.一种显示基板,其特征在于,包括沿着第二方向交替设置的多个像素电路区和多个栅极电路区,至少一个像素电路区包括至少一个单元行,所述单元行包括沿着第一方向依次设置的多个电路单元,至少一个电路单元包括像素驱动电路以及与所述像素驱动电路连接的数据信号线和扫描信号线,至少一个栅极电路区包括至少一级栅极驱动电路,所述栅极驱动电路包括至少一个输出晶体管和与所述输出晶体管连接的时钟信号线,所述数据信号线在显示基板平面上的正投影与所述时钟信号线在显示基板平面上的正投影没有交叠,所述第一方向和第二方向交叉。2.根据权利要求1所述的显示基板,其特征在于,至少一个栅极电路区中,所述栅极驱动电路包括多个晶体管和与所述多个晶体管对应连接的多条时钟信号线,多条时钟信号线在显示基板平面上的正投影没有交叠且相互之间没有连接。3.根据权利要求1所述的显示基板,其特征在于,至少一个像素电路区包括沿着所述第二方向依次设置的k个单元行,至少一个栅极电路区包括沿着所述第二方向依次设置的k级栅极驱动电路,k为大于或等于2的正整数。4.根据权利要求1所述的显示基板,其特征在于,至少一个栅极电路区包括沿着所述第二方向依次设置的第n级栅极驱动电路和第n+1级栅极驱动电路,所述第n级栅极驱动电路远离所述第n+1级栅极驱动电路一侧的像素电路区至少包括第n单元行,所述第n+1级栅极驱动电路远离所述第n级栅极驱动电路一侧的像素电路区至少包括第n+1单元行,所述第n级栅极驱动电路被配置为驱动所述第n单元行的像素驱动电路,所述第n+1级栅极驱动电路被配置为驱动所述第n+1单元行的像素驱动电路,n为大于或等于1的正整数。5.根据权利要求4所述的显示基板,其特征在于,所述第n单元行中的像素驱动电路与所述第n+1单元行中的像素驱动电路相对于第一基准线镜像对称,所述第一基准线为在第二方向上平分所述栅极电路区且沿着所述第一方向延伸的直线。6.根据权利要求1所述的显示基板,其特征在于,至少一个像素电路区包括沿着所述第二方向依次设置的第m单元行和第m+1单元行,所述第m单元行远离所述第m+1单元行一侧的栅极电路区至少包括第m级栅极驱动电路,所述第m+1单元行远离所述第m单元行一侧的栅极电路区至少包括第m+1级栅极驱动电路,所述第m级栅极驱动电路被配置为驱动所述第m单元行的像素驱动电路,所述第m+1级栅极驱动电路被配置为驱动所述第m+1单元行的像素驱动电路,m为大于或等于2的正整数。7.根据权利要求6所述的显示基板,其特征在于,所述第m单元行中的像素驱动电路与所述第m+1单元行中的像素驱动电路相对于第二基准线镜像对称,所述第二基准线为在第二方向上平分所述像素电路区且沿着所述第一方向延伸的直线。8.根据权利要求1至7任一项所述的显示基板,其特征在于,至少一个栅极驱动电路包括沿着所述第一方向依次设置的第一输出晶体管组、第二输出晶体管组和第三输出晶体管组,所述第一输出晶体管组与输入时钟信号的第一引线连接,所述第二输出晶体管组与输入时钟信号的第二引线连接,所述第三输出晶体管组与输入时钟信号的第三引线连接,所述第一引线、第二引线和第三引线在显示基板平面上的正投影没有交叠且相互之间没有连接。9.根据权利要求8所述的显示基板,其特征在于,所述第一输出晶体管组包括两个...
【专利技术属性】
技术研发人员:吴仲远,袁志东,李永谦,徐攀,袁粲,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。