【技术实现步骤摘要】
GOA电路及显示面板
[0001]本申请涉及显示
,具体涉及一种GOA电路及显示面板。
技术介绍
[0002]阵列基板栅极驱动技术(Gate Driver on Array,简称GOA),是将栅极驱动电路集成在显示面板的阵列基板上,以实现逐行扫描的驱动方式,从而可以省掉栅极驱动电路部分,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。
[0003]由于显示面板内存在RC delay(阻容延时),随着扫描信号的传输损耗,显示面板不同位置处的扫描信号波形存在差异。显示面板的尺寸越大,扫描信号波形恶化越严重,易出现闪烁、充电率均匀性较差以及严重色偏等问题,从而影响显示面板的显示效果。
技术实现思路
[0004]本申请提供一种GOA电路及显示面板,以解决由于RC delay导致显示面板的不同位置处的扫描信号波形差异较大,进而影响显示面板显示效果的技术问题。
[0005]本申请提供一种GOA电路,其包括多级级联的GOA单元,第N级GOA单元包括:上拉控制模块、上拉模块、削角控制模块
【技术保护点】
【技术特征摘要】
1.一种GOA电路,其特征在于,包括多级级联的GOA单元,第N级GOA单元包括:上拉控制模块、上拉模块、削角控制模块以及下拉模块;所述上拉控制模块接入第N
‑
m级扫描信号,并电性连接于第一节点,用于在所述第N
‑
m级扫描信号的控制下将所述第N
‑
m级扫描信号输出至所述第一节点,N和m均为大于0的整数,且N>m;所述上拉模块接入时钟信号,并电性连接于所述第一节点和第N级扫描信号输出端,用于在所述第一节点的电位和所述时钟信号的控制下输出第N级扫描信号;所述削角控制模块接入削角控制信号和第一参考低电平信号,并电性连接于所述第N级扫描信号输出端,用于在所述削角控制信号和所述第一参考低电平信号的控制下下拉所述第N级扫描信号的电位;所述下拉模块接入第N+m级扫描信号和第二参考低电平信号,并电性连接于所述第一节点和所述第N级扫描信号输出端,用于在所述第N+m级扫描信号和所述第二参考低电平的控制下,且在所述削角控制模块下拉所述第N级扫描信号的电位之后下拉所述第一节点的电位和所述第N级扫描信号的电位。2.根据权利要求1所述的GOA电路,其特征在于,所述上拉控制模块包括第一晶体管,所述第一晶体管的栅极以及所述第一晶体管的源极和漏极中的一者均接入所述第N
‑
m级扫描信号,所述第一晶体管的源极和漏极中的另一者电性连接于所述第一节点。3.根据权利要求1所述的GOA电路,其特征在于,所述上拉模块包括第二晶体管,所述第二晶体管的栅极电性连接于所述第一节点,所述第二晶体管的源极和漏极中的一者接入所述时钟信号,所述第二晶体管的源极和漏极中的另一者电性连接于所述第N级扫描信号输出端。4.根据权利要求1所述的GOA电路,其特征在于,所...
【专利技术属性】
技术研发人员:万鹏,陈剑鸿,
申请(专利权)人:深圳市华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。