【技术实现步骤摘要】
开环型晶体振荡器电路
[0001]本专利技术涉及晶体振荡器
,尤其涉及一种开环型晶体振荡器电路。
技术介绍
[0002]晶体振荡器(Crystal Oscillator),简称晶振,是一种高精度、高稳定性的频率振荡器,在电脑、手机、通讯基站等电子设备中作为时钟源(Clock Source),并通过其他电路如锁相环(Phase Locked Loop)产生倍频时钟(Clock Multiplier)。
[0003]传统架构的晶体振荡器电路通常采用闭环型(Close
‑
Loop)设计,其中,闭环型是通过反馈电阻Rfb连结电路中XIN和XOUT两端产生自偏值电压(共模点电压,Common
‑
Mode Voltage)协助起振,即通过反馈电阻自偏置形成自偏值电压,并非通过外部电路输出的偏置电压。
[0004]然而传统架构的晶体振荡器电路的输出占空比(Duty Cycle)无法进行调节,其应用所需的占空比一般在45%
‑
55%或者40%
‑
6 ...
【技术保护点】
【技术特征摘要】
1.一种开环型晶体振荡器电路,其特征在于,包括:晶振起振电路,所述晶振起振电路的第一输出端、第二输出端分别输出第一振荡信号和第二振荡信号;共模点电压可调电路,所述共模点电压可调电路的输出端连接所述晶振起振电路的第一输出端,并向所述晶振起振电路的第一输出端输出可调共模点电压;驱动电路,用于将所述第二振荡信号转换成波形信号,以实现对所述波形信号的占空比的连续可调。2.根据权利要求1所述的开环型晶体振荡器电路,其特征在于,所述晶振起振电路,包括:晶体振荡器、负载电容C1、负载电容C2和反相器;其中,所述晶体振荡器的第一输出端和第二输出端分别连接所述晶振起振电路的第一输出端和第二输出端;所述负载电容C1的一端连接所述晶振起振电路的第一输出端,另一端接地;所述负载电容C2的一端连接所述晶振起振电路的第二输出端,另一端接地;所述反相器的输入端和输出端分别连接所述晶振起振电路的第一输出端和第二输出端。3.根据权利要求2所述的开环型晶体振荡器电路,其特征在于,所述反相器包括:PMOS晶体管和NMOS晶体管;其中,所述PMOS晶体管的源极接电源,所述PMOS晶体管的栅极连接所述NMOS晶体管的栅极并连接所述反相器的输入端,所述PMOS晶体管的漏极连接所述NMOS晶体管的漏极并连接所述反相器的输出端,所述NMOS晶体管的源极接地。4.根据权利要求1所...
【专利技术属性】
技术研发人员:许文,孔维铭,赵妍,
申请(专利权)人:浙江赛思电子科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。