一种菊花链式数据同步产生系统技术方案

技术编号:32076774 阅读:28 留言:0更新日期:2022-01-27 15:40
本实用新型专利技术提出了一种菊花链式数据同步产生系统,通过设置多组级联连接的数据生成系统,通过级联的形式对触发信号和时钟信号进行同步处理,从而实现多通道的数据同步生成。与现有技术相比,本实用新型专利技术通过上述设置实现了低成本、高精度、多通道、可简便删减增加通道的多通道同步数据生成。多通道同步数据生成。多通道同步数据生成。

【技术实现步骤摘要】
一种菊花链式数据同步产生系统


[0001]本技术属于信号源数字化测试
,具体地说,涉及一种菊花链式数据同步产生系统。

技术介绍

[0002]信号源广泛应用于电子装备、设备研制、生产和维护保障的场景中。随着计算机和各种数字信号处理技术的广泛应用,其数字化部分的比重正在以极快的速度发展,作为通用信号源的重要组成部分——数据产生系统,在现代数字化测试领域内发挥着十分重要的作用。比如在核爆炸信号参数化分析,电子战监控系统测试等这些真实信号场景难以复现或风险代价极高的测试环境下,数据产生系统可以搭配数据处理系统以及调理模块组成任意波形发生器,任意波形发生器可以准确模拟还原这些“真实信号”;数据产生系统还可用于验证高速数模转换芯片,进行半导体器件功能测试,进行符合新兴标准的合规性和互操作性测试等。但是随着技术的发展,数字系统设备的集成度越来越高,在这些设备的测试过程中,往往需要提供多路具有精密相位关系的数据输出信号。比如量子计算机的运算需要多路具有准许相位关系的电压信号,并行总线测试需要提供多路并行数据,3D数字成像系统需要多种数字化激励源互相配合,本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种菊花链式数据同步产生系统,与外部触发信号连接,进行多通道同步产生数据并进行数据的输出,其特征在于,包括上位机以及多组数据产生系统,每组所述数据产生系统均与上位机连接,且所述数据产生系统之间以级联的方式进行时钟信号和触发信号的连接;一组所述数据产生系统包括:FPGA单元、触发信号生成模块、第一缓冲扇出单元、晶振单元、第二缓冲扇出单元、PLL单元、时钟扇出单元、SDRAM存储单元、FMC连接器;所述FPGA单元中设置有计数延时模块;所述触发信号生成模块与FPGA单元之间进行使能信号的连接;所述触发信号生成模块还通过触发信号与第一缓冲扇出单元进行连接,并通过第一缓冲扇出单元与FPGA单元的计数延时模块连接;所述FPGA单元分别与上位机和FMC连接器连接;所述第二缓冲扇出单元与PLL单元连接后与时钟扇出单元连接,并通过时钟扇出单元分别与SDRAM存储单元和FMC连接器连接;所述FMC连接器输出产生的数据;每组数据产生系统之间的构成的级联结构为:第一级的数据产生系统的触发信号生成模块连接外部触发信号,并依次经过第一缓冲扇出单元与第二级的数据产生系统的触发信号生成模块之间进行触发信号连接;第二级之后的数据产生系统中的触发信号生成模块,都与对应的上一级数据产生系统的第一缓冲扇出单元之间进行触发信号连接;第一级的数据产生系统的第二缓冲扇出单元与第一级的数据产生系统中的晶振单元之间进行时钟信号连接,并通过第二缓冲扇出单元与第二级的数据产生系统的第二缓冲扇出单元进行时钟信号连接;第二级之后的数据产生系统的第二缓冲扇出单元与对应的上一级数据产生系统的缓冲扇出单元之间进行时钟信号连接。...

【专利技术属性】
技术研发人员:王勇唐承苗宾青松李堤阳杨曦盛
申请(专利权)人:成都能通科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1