一种地址快速读出电路及读出方法技术

技术编号:32032015 阅读:59 留言:0更新日期:2022-01-27 13:08
本发明专利技术涉及一种地址快速读出电路及读出方法,包括多组通道,每组通道电路连接结构相同;每组通道内均集成控制锁存器与上拉下拉单元,其中的上拉下拉单元配置方式不同,每组通道的通道击中信号经运算后作为本组片选信号传输至下级编码电路,下级编码电路以相同方式逐级传输片选信号;每组通道设置三态缓冲器作为控制开关,通过在通道内集成控制锁存器与上拉下拉单元数值直接读出的方式,显著减少地址传输延时,加快了地址读出速度,并且将读出电路集成在通道内部,作为标准模块或IP处理,有利于模块电路复用,易于芯片阵列的扩展;设置通道内上拉下拉单元的方式快速读出得到低位地址,同时结合分级地址编码方案获得高位地址,保证了功耗要求。保证了功耗要求。保证了功耗要求。

【技术实现步骤摘要】
一种地址快速读出电路及读出方法


[0001]本专利技术涉及电路设计
,尤其涉及一种地址快速读出电路及读出方法。

技术介绍

[0002]地址读出电路是信息检测常用电路,用于获取图像、粒子轨迹等阵列的位置信息。传感器阵列被击中后,经过模拟电路放大、成形等操作后将击中信息传入数字电路,其击中位置信息经数字电路通过多级编码,获得对应地址,并在外围电路的控制下进行读出。随着医学成像、粒子探测等领域对位置信息的精度要求越来越高,阵列规模越来越大,传统地址读出电路结构的读出时间与面积大小难以达到要求,导致地址信息缺失,必须通过电路设计加快读出速度。文献1“C.Young Lee,C.Won Kim,H.Im,S.Youn Kim and M.Song,"A Low Power Priority Encoding Technique with Address

Encoder and Reset

Decoder for an Improved Hierarchical Asynchronous Detector,"2本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种地址快速读出电路,其特征在于,包括多组通道,每组通道电路连接结构相同;每组通道内部均集成地址控制寄存器与上拉下拉单元,每组通道内部中的上拉下拉单元配置不同,每组所述通道内的通道击中信号经运算后作为本组片选信号传输至下级编码电路,下级编码电路以相同方式逐级传输片选信号;每组所述通道设置三态缓冲器作为控制开关,所述三态缓冲器控制地址数据输出状态,控制锁存器锁存击中信号及控制三态缓冲器开闭状态。2.根据权利要求1所述的一种地址快速读出电路,其特征在于,所述上拉下拉单元在复位时,配置地址数据,复位后,各地址对应值保持不变。3.根据权利要求1所述的一种地址快速读出电路,其特征在于,所述通道在进行输出时,表示该通道对应的像素点被击中,多个所述像素点组成阵列,根据阵列大小与通道总数,设置通道内上拉下拉单元配置位数为x位,代表数据地址的低x位。4.根据权利要求1所述的一种地址快速读出电路,其特征在于,根据地址位对通道进行分组,每组固定2
x
个通道。5.根据权利要求4所述的一种地址快速读出电路,其特征在于,整体电路总级数计算公式:其中N为电路总级数,K为通道总数,2
x
为每组通道个数。6.根据权利要求5所述的一...

【专利技术属性】
技术研发人员:王佳张浩楠魏晓敏郑然薛菲菲胡永才
申请(专利权)人:西北工业大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1